好文档 - 专业文书写作范文服务资料分享网站

复习题1

天下 分享 时间: 加入收藏 我要投稿 点赞

一. 选择题

1.CPU组成中不包含(A)。

A.存储器 B.寄存器 C.控制器 D.运算器

2.至今为止,计算机中的所有信息仍以二进制方式表示;其理由是( C )。 A.节约元件 B.运行速度快 C.物理器件的性能决定 D.信息处理方便 3.在相同字长一个二进制编码其对应真值取值范围最大的一般是( B)表示。 A.定点原码 B.定点补码 C.浮点数 D.定点反码

4.在总线判优控制中,独立请求方式下,若有几个设备,就( A)。

A.有几个总线请求信号和几个总线响应信号 B.有一个总线请求信号和一个总线响应信号 C.有总线请求信号多于总线响应信号 D.有总线请求信号少于总线响应信号 5.运算器的主要功能是进行( C )。

A.逻辑运算 B.算术运算 C.算术和逻辑运算 D.加减运算 6.串行总线与并行总线相比( B)。

A.串行总线成本高,速度快 B.并行总线成本高,速度快 C.串行总线成本高,速度慢 D.并行总线成本低,速度慢

7.某RAM芯片的存储容量为1024×16位,该芯片的地址线和数据线数目分别为( B )。 A.20,16 B.10,16 C.1024,4 D.10,4

8.在浮点数编码表示中( D )在机器数中不出现,是隐含的。 A.阶码 B.符号 C.尾数 D.基数

9.DMA方式是在( D)之间建立直接的数据通道。

A.CPU与I/O设备 B.主存与I/O设备 C.CPU与主存 D.I/O设备与I/O设备 10.24位二进制编码表示十六进制有符号整数的范围是( A )。 A.-7FFFFF~7FFFFF B.0~FFFFFF C.0~7FFFFF D.1~FFFFFF 11.CPU芯片中的总线属于( A )总线。 A.内部 B.局部 C.系统 D.I/O

12.下列元件中存取速度最快的是 B 。 A.Cache B.寄存器 C.内存 D.外存 13.加法器采用先行进位的目的是( B )。

A.改变加法器运行方法 B.提高加法器的速度 C.优化加法器的结构 D.增强加法器的功能 14.计算机的存储系统是指( D)。

A.RAM B.ROM C.内存 D.内存.外在和cache 15.在计算机系统中,表示系统运行状态的部件是( D )。

A.程序计数器 B.累加寄存器 C.中断寄存器 D.程序状态寄存器 16.一节拍脉冲持续的时间长短是( C )。

A.指令周期 B.机器周期 C.时钟周期 D.存储周期 17.计算机使用总线结构的主要是为了( B )。 A.减少信息的传送量 B.提高信息传输的速度 C.减少信息传输线的根数 D.加快计算机的运行速度 18.中断允许触发器是用来控制( C)。

1

A.I/O设备提出中断请求 B.响应中断 C.开放或关闭中断系统 D.正在进行中断处理

19.周期挪用方式常用于( A)控制方式的数据输入/输出中。 A.DMA B.程序查询 C.中断 D.通道 20.程序访问的局部性原理是使用( D )的依据。

A.缓冲 B.Cache C.虚拟内存 D.进程

21.16位二进制编码表示八进制无符号整数的范围是( D )。

A.0~277777 B.0~277777 C.-77777~77777 D.0~177777

22.如果存储器中有1K个存储单元,采用重合法译码,则输出选择线为( D )。 A.1024 B.64 C.32 D.10 23.存取周期是指( B)。

A.存储器的读出时间 B.存储器进行连续两次独立存储器操作所需的最短时间间隔 C.存储器的写入时间 D.存储器进行连续写操作所允许的最短时间间隔 24.二进制操作数右移3位的结果是操作数( D )。

A.乘以3 B.除以3 C.乘以8 D.除以8

25.在不统一编址方式下,存储单元和I/O设备是靠(C )来区分的。 A.不同的地址代码 B.不同地址总线 C.不同指令或不同的控制信号 D.以上都不对 26.转移指令的功能是将指令中的形式地址码送入( )。 A.MAR B.MDR C.PC D.主存 27.执行一条指令需执行( B )操作。

A.取指与执行指令 B.取指令.分析和执行指令 C.取指与取操作数 D.取操作数与执行指令 28.计算机内部能直接表示和使用数据可分为( C )。 A.定点数和浮点数 B.有符号数和无符号数

C.数值数据和非数值数据 D.定点数和有符号数 29.RAM芯片并联时可以(A )。

A.增加存储器的字长 B.增加存储单元数 C.提高存储器的速度 D.降低存储器的价格

30.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数 常采用( C)。

A.堆栈寻址 B.立即寻址 C.隐含寻址 D.间接寻址 31.下列指令中,一般用户不能使用的是( C )。

A.堆栈操作指令 B.移位操作指令 C.陷阱指令 D.字符串处理指令 32.程序计数器PC属于( B )。

A.运算器 B.控制器 C.存储器 D.I/O接口 33.状态寄存器用来存放( D)。 A.算术运算结果 B.逻辑运算结果

C.运算类型 D.算术逻辑运算及测试指令的结果状态 34.下列指令中,( C )不能支持数据处理。

2

A.算术运行类指令 B.移位操作类指令 C.输入输出类指令 D.字符串处理类指令 35.能以改变程序执行顺序的是( B )。

A.数据传送类指令 B.转移类指令 C.I/O类指令 D.字符串处理类指令 36.计算机操作的最小单位时间是( A )。

A.时钟周期 B.指令周期 C.CPU周期 D.机器周期 37.DMA方式数据的传送是以( C )为单位进行的。

A.字节 B.字 C.数据块 D.位

38.下列情况中,(B )会发生中断请求。

A.产生存储周期挪用 B.一次I/O操作结束 C.两个数据运算 D.都不会发生中断请求 39.存放在内存的数据类型是(B )。 A.定点整数 B.字符数据

C.浮点数 D.不同长度不同类型的数据

40.4 在三种集中式总线控制中,( C )方式响应时间最快。

A.链式查询 B.计数器定时查询 C.独立请求 D.以上三种都一样 41.立即寻址方式是指( A )。

A.在指令中给出操作数 B.在寄存器中给出操作数的地址 C.有效地址存放在内存中 D.在指令中给出操作数的地址 42.响应中断请求的条件是( B)。

A.外设提出中断 B.外设工作完成和系统允许 C.外设工作完成和INT为1 D.EINT为1

43.在链式查询方式下,如果有n个设备,则( B )。

A.有n条总线请求信号 B.共用一条总线请求信号 C.有n-1条总线请求信号 D.无法确定

44.在一台计算机中,程序员为解决某一个实际问题,用( D )编制程序执行速度最快。 A.C语言 B.汇编语言 C.PASCAL语言 D.机器语言 45.计算机中表示地址时使用( A )。

A.无符号数 B.原码 C.反码 D.补码 46.下面所列的( D )不属于系统总线接口的功能。

A.数据缓冲 B.数据转换 C.状态设置 D.完成算术及逻辑运算 47.直接寻址方式是指( A )。

A.在指令中给出操作数 B.在寄存器中给出操作数有效地址 C.有效地址存放在内存中 D.在指令中给出操作数的有效地址 48.若一台计算机的字长为4个字节,则表明该机器( C )。 A.能处理的数值最大为4位十进制数

B.能处理的数值最多由4位二十进制组成数

C.在CPU中能够作为一个整体加以处理的二进制代码为32位 D.在CPU中运算的结果最大为2的32次方 49.微程序存放在( B)中。

A.内存 B.控制存储器 C.Cache D.寄存器

50.将总线分为数据总线.地址总线和控制总线三类是根据( C )。 A.总线所处的位置 B.总线的传送方式 C.总线传送的内容 D.总线的传送方向

51.在统一编址方式下,存储单元和I/O设备是靠( A )来区分的。

3

A.不同的地址代码 B.不同地址总线 C.不同指令或不同的控制信号 D.以上都不对

52.在二进制数中,规格化的浮点数是指尾数S为( B )。

A.0≤S<1/2 B.1/2≤S<1 C.0≤S<1/10 D.1≤S 53.存取周期是指( C )。 A.存储器的写入时间

B.存储器进行连续写操作允许的最短间隔时间 C.存储器进行连续读或写操作允许的最短间隔时间 D.存储器进行连续读操作允许的最短间隔时间

54.在下列因素中,与Cache的命中率无关的是( C )。

A.Cache块的大小 B.Cache的容量 C.主存的存取时间 D.程序的基本结构 55.某存储器容量为32K×16位,则( C )。

A.地址线为32根,数据线为16根 B.地址线为16根,数据线为32根 C.地址线为15根,数据线为16根 D.地址线为15根,数据线为4根

56.主机与I/O设备传送数据时,采用( A ),主机与I/O设备是串行工作的。 A.程序查询方式 B.DMA方式 C.程序中断方式 D.通道方式 57.采用DMA方式传送数据时,每传送一个数据要占用( C )的时间。

A.一个指令周期 B.一个机器周期 C.一个存储周期 D.一个中断周期 58.I/O采用统一编址时,进行输入输出操作的指令是( B )。

A.控制指令 B.访存指令 C.输入输出指令 D.逻辑运算指令 59.在小数定点机中,下列说法正确的是( B )。 A.只有原码能表示-1 B.只有补码能表示-1

C.只有反码能表示-1 D.三种机器数均不能表示-1 60.在整数定点机中,下列说法错误的是( B )。

A.+0的原码不等于-0的原码 B.除补码外,原码和反码不能表示-1

C.+0的反码不等于-0的反码 D.对于相同的机器字长,补码比原码和反码能多表示一个负数 61.零地址运算指令中,在指令格式中不给出操作数的地址,它的操作数来自( C )。 A.立即数和栈顶 B.暂存器 C.栈顶和次栈顶 D.寄存器 62.( B )便于处理数组问题。

A.间接寻址 B.变址寻址 C.基址寻址 D.相对寻址 63.下列说法中( B)是正确的。

A.指令周期等于机器周期 B.指令周期大于机器周期 C.指令周期是机器周期的两倍 D.指令周期小于机器周期

二.填空题

1.I/O设备一般采用独立编址 和 统一编址 两种编址方式。 3.CRC码又称为循环冗余检验码 它具有 纠错 能力。

5.补码加减中, 符号位 作为数的一部分参加运算, 最左边的1 要丢掉。

6.指令中区别指令各种功能部分是 操作码 码,指出源操作数和目的操作数所在地址的部分是地 址码。

8.已知g的ASCII码是1100111,则t的ASCII是 1110100 。 已知D的ASCII码是1000100,则I

的ASCII是 1001001 。

9.集中式总线判优控制方式分为 链式查询 、 计数器定时查询 和 独立请求查询 。

10.计算机中各部件是通过 总线 连接的,它是务部件之间进行 信息传输 的公共线路。 12.DMA数据传送过程可分为 预处理 、 数据传输 和后处理。

4

13.寄存器MDR称为 存储数据寄存器 。 14.堆栈存储区存取数据的原则是 后进先出 。

15.计算机中系统总线按传输信息不同可分 数据总线 、 地址总线 、 控制总线 。

16.高速缓存(Cache)与主存的映像函数常用的有 直接映射 、 全相联映射 和 组相联映射 。 17.指令的编码将指令分成 操作码 、 地址码 等字段。

18.在补码加法中,采用双符号进行运算,若结果的符号位是 01,表示发生正溢出;若结果的符位

是 10 ,表示发生负溢出。

19.计算机的基本工作原理是 存储指令 和 运行指令 。

20.计算机的指令系统是指 全部机器指令的集合 。 21.计算机中减法运算一般是通过 加法 运算来实现。 22.计算机通常使用 地址码 来指明指令的地址。

23.变址寻址中操作数的有效地址是由 指令中的形式地址 和 变址寄存器中的内容 之和产生。 24.基址寻址中操作数的有效地址是由 指令中的形式地址 和 基址址寄存器中的内容之和产生。 25.计算机中运算器核心部件是 算数逻辑单元 。 26.控制单元(CU)具有发出各种 微操作指令 序列的功能。

27.浮点数的尾数用补码表示,则尾数为 11.00 和 00.11 形式时为规格化浮点数。 28.在计算机中,用 无符号 数表示地址码。

31.半导体存储芯片译码驱动分为 线选法方式和 重合法 方式。

32.存储器芯片是由 读写电路 、 存储矩阵 、地址译码和控制电路。 33.磁盘存储器按材料可分为 软磁盘 和 硬磁盘存储器 。 34.Cache是指 高速缓冲存储器 。

35.软盘存储器是由软盘驱动盘、软盘控制器和 盘片 三部分组成。

37.一条指令的操作过程包括 取指令 、 分析指令 、 执行指令 。 39.建立高速缓冲存储器的理论依据是 cpu与主存速度不匹配的问题 。 41.一台计算机中所有机器指令的集合称为该计算机的 指令系统 。

42.控制器在生成各种控制信号时,必须按照一定的 时钟控制 进行,以便对各种操作实施时间上的控制。

43.控制器按设计方法不同可分为 组合逻辑设计 和 微程序设计 。 44.CPU从主存取出一条指令并执行该指令所用的时间叫做 指令周期 。

45.主设备是指 对总线具有控制权设备,从设备是指响应主设备的请求式指令 的设备。 46.指令的解释是由计算机的 控制器 来完成的,运算器用来完成 算术逻辑运算 。

47.存储器可分为主存和 辅存 ,程序必须存放在 主存 内,CPU才能执行该指令。 48.一个总线传送周期包括 申请分配 、 寻址阶段 、 传输阶段 和 结束阶段 四个阶段。

49.在总线的异步通信方式中,通信双方可以通过 不互锁 、 半互锁 和 全互锁 三种方式联络。 50.在Cache-主存的地址映像中, 全相联映射 灵活性强,全相联映射 成本最高。

51.欲组成一个32K×16位的存储器,当分别选用1K×4位,16K×1位,2K×8位的三种不同规格的存储芯片时,各需 128 、 32 和 32 片。 52.主机与设备交换信息的控制方式中, 程序查询 方式主机与设备是串行工作的, 程序中断 方式主机与设备是并行工作的,且 DMA 方式主程序与信息传送是并行进行的。

53.I/O接口电路通常具有 选址功能 、 传送数据 、 发送命令 和 检验I/O设备工作状态 。 56.常用的数据传送类指令的功能可实现 寄存器 和 寄存器 之间或 寄存器 和存储器之间的数据传送。

5

57基址寻址方式的操作数地址由 段寄存器地址 与 基址寄存器内容 求和获得。

58.指令周期是 cpu完成一条指令的时间 ,最基本的指令周期包括 取址周期 和 执行周期。 59.在CPU中,指令寄存器的作用是存放当前执行的指令 ,程序计数器的作用是存放现行指令。 60.控制器的控制方式中,机器周期中的节拍数可以不同,这属于 异步控制方式 。 61.CPU采用同步控制方式时,控制器使用 机器周期 和 节拍 组成多级时序系统。 三.简述题

1.试给出CPU的功能和组成。

答:功能:处理指令;执行操作;控制时间;处理数据。

组成:控制单元、运算单元、存储单元和时钟等几个主要部分。 2.简述浮点数加法的步骤。

答:对阶;尾数求和;规格化处理;舍入;溢出判断。 3.试给出I/O设备与主机信息传送的控制方式。

答:I/O设备与主机交换信息时,共有五种控制方式:程序查询方式、程序中断方式、直接存储器存取方式(DMA)、I/O通道方式、I/O处理机方式。

4.给出中断的定义。

答:指当出现需要时,CPU暂时停止当前程序的执行转而执行处理新情况的程序和执行过程。即在程序运行过程中,系统出现了一个必须由CPU立即处理的情况,此时,CPU暂时中止程序的执行转而处理这个新的情况的过程就叫做中断。 5.简述操作数的寻址方式。

答:1、立即数寻址2、寄存器寻址3、直接寻址方式4、寄存器间接寻址5、寄存器相对寻址6、基址加变址寻

址方式7、相对基址加变址寻址

6.简述引起中断的因素。

答:① 机器故障中断。② 程序性中断。③ 输入-输出设备中断④ 外中断。⑤ 调用管理程序。 7.简述控制单元CU的控制方式。

答:同步控制、异步控制、联合控制和人工控制四种 8.简述总线判优控制方式和总线通信控制方式。

答:若多个主设备同时要使用总线时,就由总线控制器的判优、仲裁逻辑按一定的优先等级顺序,确定哪个主设备能使用总线。只有获得总线使用权的主设备才能开始传送数据。

9.试给出指令执行的4个周期。

答:读取-执行周期,指令周期, CPU周期,时钟周期 10.简述DMA接囗的基本组成。

答:DMA控制器将包括一条地址总线、一条数据总线和控制寄存器

11. 简述总线通信控制的常用方式。

答:同步通信,异步通信,半同步通信,分离通信。

6

复习题1

一.选择题1.CPU组成中不包含(A)。A.存储器B.寄存器C.控制器D.运算器2.至今为止,计算机中的所有信息仍以二进制方式表示;其理由是(C)。A.节约元件B.运行速度快C.物理器件的性能决定D.信息处理方便3.在相同字长一个二进制编码其对应真值取值范围最大的一般是(B)表示。A.定
推荐度:
点击下载文档文档为doc格式
9necd4x81l036aw5ujzq
领取福利

微信扫码领取福利

微信扫码分享