好文档 - 专业文书写作范文服务资料分享网站

TN,TT,IT供电系统的特点及其区别

天下 分享 时间: 加入收藏 我要投稿 点赞

-`

MHz时钟,每个指令周期约为4.17 ns。根据TS201S型ADSP的工作条件可知,当温度为25℃、时钟CCLK(为250 MHz时,典型情况下的VDD(1.25V)供电电流典型值为1.2 A,VDD的供电电流小于137 mA。TPS54350的额定输出电压为3 A.所以此系统的设计是合理的。

TigerShar DSP有3个电源,其中数字2.5 V(VDD_Io)为I/0供电;数字1.2 V(VDD)为DSP内核供电;模拟1.2 V(VDD_A)内部锁相环和倍频电路供电。系统将主机提供的5V,经过TPS54350得到2.5V和1.2 V的电压。各片DSP的数字1.2V(VDD)电源各由1个TPS54350供给。5个。DSP内部模块1.2V(VDD)由同一个。DSP的VDD(+1.2V)经滤波网络后解决。5个。DSP的FO 2.5V电源直接由主机提供的5V经过TPS54350得到2.5V统一供给,同时提供FPGA(EPU1。K30)的VccM(+2.5 V)电压。其中FPGA的Vcc_IO(+3.3V)利用TPS54350输出的+3.3V电压来供电。本系统的供电电路框图如图2所示。图3示出单个DSP的内核供电电路框图及外围电路配置。

3.2 问题及其解决方案

T37S54350采用小型16引脚HTSSOP封装。根据以往的经验,建议设计PC板时最好给TPS54350加上散热片,电源线尽量粗一点。在TPS54350的前后均加上滤波网络,尽量保证得到比较合适的电压。

系统中的EPlK30产生上电复位波形和时序控制。由于EPlK30需要一个配置电路,而且它和DSP存在一个上电先后的问题。即在上电后,如果FPGA完成配置文件的读入时.DSP仍未上电稳定.则应充分延长TStart_I0的低电平时间,以避免DSP上电未稳定而FPGA上电波形已结束的情况发生。因此。应保证DSP上电稳定先于FPGA配置文件的读入,此问题在系统设计时应予以充分重视.否则DSP将无法正常工作。TigerSharc TS201S要求数字2.5V和l-2V应同时上电。若无法严格同步,则应保证内核1.2V电源先上电.I/0的2.5 V电源后上电。本系统在数字2.5 V输入端并联了一个大容量电容器.在数字1.2 V输入端并联了一个小容量电容器.其目的就是为了保证2.5V充电时间大于1.2V充电时间.来解决电源供电先后的问题。

结束语

设计一个系统时.电源的设计起着重要的作用。电路的选择更为重要,选择一个性价比

-`

高、散热性能好、节省资源的电路是设计的关键。本文是在总结实践经验的基础上进行论述的,该雷达信号处理系统经过实际工作测试.证明其性能是很稳定的.供其他硬件设计者借鉴。

9设计要求

根据住建部、国家质量监督检验检疫总局联合发布的《住宅设计规范》(GB50096-2011)对住宅供电系统的设计作出相关规定,摘录如下:

8.7.2 住宅供电系统的设计, 应符合下列基本要求:

1. 应采用TT、TN-C-S或TN-S接地方式, 并进行总等电位联结;

2. 电气线路应采用符合安全和防火要求的敷设方式配线, 住宅套内的电气管线应采用穿管暗敷设方式配线。导线应采用铜芯绝缘线,每套住宅进户线截面不应小于10m㎡,分支回路截面不应小于2.5m㎡;

3. 住宅套内的空调电源插座、一般电源插座与照明应分路设计,厨房插座应设置独立回路,卫生间插座宜设置独立回路;

4. 除壁挂式分体空调电源插座外,电源插座回路应设置剩余电流保护装置; 5. 设洗浴设备的卫生间应作局部等电位联结;

6. 每幢住宅的总电源进线应设剩余电流动作保护或剩余电流动作报警。

TN,TT,IT供电系统的特点及其区别

-`MHz时钟,每个指令周期约为4.17ns。根据TS201S型ADSP的工作条件可知,当温度为25℃、时钟CCLK(为250MHz时,典型情况下的VDD(1.25V)供电电流典型值为1.2A,VDD的供电电流小于137mA。TPS54350的额定输出电压为3A.所以此系统的设计是合理的。TigerSharDSP有3个电源,其中数字2.5V(VD
推荐度:
点击下载文档文档为doc格式
90eje9v5q39vfqx3d4pq7px008twlp015b6
领取福利

微信扫码领取福利

微信扫码分享