好文档 - 专业文书写作范文服务资料分享网站

级数字电路与数字逻辑期末试题参考试卷pidouwenku

天下 分享 时间: 加入收藏 我要投稿 点赞

课程编号:01200024 北京理工大学2009-2010学年第一学期

2008级数字电子技术基础B期末试题

班级_______学号_______姓名_________成绩________

一、(30分)填空

1、根据表T1-1所示的三种逻辑门的技术参数, 最适合工作在高噪声环境下,原因是 。

逻辑门 输出高电平最小值VOHmin(V) 输出低电平最大值VOLmax(V) 输入高电平最小值VIHmin(V) 输入低电平最大值VILmax(V) A 2.4 0.4 2.0 0.8 表T1-1

B 3.5 0.2 2.5 0.6 C 4.2 0.2 3.2 0.8 2、A/D转换器将模拟量转换为数字量,一般需要经过 、 、 和 四个过程。

3、一个10位的D/A转换器的分辨率是 。

4、如图T1-1所示8×2位的PROM实现如下组合电路,画出点阵图。

Y0?ABC

Y1?ABC?ABC?ABC

ABCW0W1W2W3W4W5W6W7Y0Y1

图T1-1

5、指出下列存储系统具有多少个存储单元,分别至少需要几根地址线和数据线。

(1)256×4 (2)1024×16

6、边沿触发器的动作特点是 ,JK同步触发器和JK边沿触发器的逻辑功能 (相同/不同)。

7、555集成定时器构成的多谐振荡器如图T1-2所示,试定性画出输出vO和电容C两端电压vC的对应波形。

vOVCC?15VR1R2VCCCOCRTH555GNDvOvOvCTRCvCD

图1-2

二、(10分)对下列逻辑函数进行化简,方法不限。

1、F1(A,B,C,D)?(A?B)(B?C)?(AB?B)CD

无关项ACD?BCD?0

2、F2(A,B,C)?(A?B)(A?AB)C?A(B?C)?AB?ABC

三、(12分)图T3所示电路F1~F6的逻辑函数式是否正确,如果不正确,写出正确的表达式;若电路图有问题,修改电路图,但不允许改变门电路的原有类型。其中图(a)(b)(c)为CMOS门电路,(d)(e)(f)为TTL门电路。

ABCDF1?ABCDF1AABCF2TG10KF2?ABCCF3F2?ACa)ABCDF4VILVCC50Wb)10KWVILF5A悬空Vc)F6F4?ABC?CDF5?AF6?1d)e)f)

图T3

四、(10分)编码器74LS148和同步二进制计数器74LS161构成的逻辑电路如图T4所示, 当输入控制信号A、B、C、D、E、F、G、H分别为低电平,并假定输入时钟信号频率位10KHz时,输出Y端的脉冲频率为多少。(要求写出分析过程)74LS148和74LS161功能表分别如表T4-1和T4-2所示。

CPABCDEFGH1I0I1I2I3I4I5I6I774LS148Y2Y1Y00CPCTPCTTD3D2D174LS161Q3Q2Q1SYSYEXD0Q0CRLDCO1Y 图T4

表T4-1 74LS148功能表 输入 输出 S 1 0 0 0 0 0 0 0 0 0 I0 × 1 × × × × × × × 0 I1 × 1 × × × × × × 0 1 I2 × 1 × × × × × 0 1 1 I3 × 1 × × × × 0 1 1 1 I4 × 1 × × × 0 1 1 1 1 I5 × 1 × × 0 1 1 1 1 1 I6 × 1 × 0 1 1 1 1 1 1 I7 × 1 0 1 1 1 1 1 1 1 Y2 1 1 0 0 0 0 1 1 1 1 Y1 1 1 0 0 1 1 0 0 1 1 Y0 1 1 0 1 0 1 0 1 0 1 YS YEX 1 0 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 表 T4-2 74LS161计数器功能表 CP × × × CR 0 1 1 1 1 LD CTT CTP × × × × 1 0 0 × 1 1 工作状态 置零 预置数 保持 保持(CO=0) 计数 × 0 1 1 1 CO?CTT?Q3?Q2?Q1?Q0

五、(8分)试用数据选择器74LS151和必要的门电路设计一个4位二进制码偶校验的校验码产生电路(即输入的4位二进制数和输出的校验码共包含偶数个1)。74LS151电路图如图T5所示,功能表如表T5所示。

输入 D0D1D2EN输出 ENYF A2 A 1 × 0 0 0 0 1 1 1 1 × 0 0 1 1 0 0 1 1 A0 × 0 1 0 1 0 1 0 1 D3D474LS151D5D6D7A0A1A2

1 0 0 0 0 0 0 0 0 Y 0 D0 D1 D2 D3 D4 D5 D6 D7 图T5 表T5 74LS151功能表

六、(10)电路如图T6-1所示,其中CP、RD和A的波形如图T6-2所示,设触发器的初态Q1?Q2?1,试画出输出端Q1、Q2的波形图。

FF1AFF2JCP1QQ1JCPQQ2CPRDACPKRDQ1KRQDQ1RD

Q2

图T6-1 图T6-2 波形图

七、(10)分析如图T7(a)、(b)所示电路为分别为多少进制,并画出状态转换图(要求有分析过程)。十进制计数器74LS160功能表如表T7所示。

Q3Q2Q1CTTCTPCPQ01LDCOCTTQ3Q2Q1Q0CO1LDCO74LS160(I)CO0CPCTPCP74LS160(II)CPD3D2D1D0CRD3D2D1D0CR11

(a) (b)

图T7

表T7 74LS160计数器功能表

CP × × × CR LD × 0 1 1 1 CTT CTP × × × × 1 0 0 × 1 1 工作状态 置零 预置数 保持 保持(CO=0) 计数 0 1 1 1 1 CO?CTT?Q3?Q0 八、(10分)某时序电路的状态转换图如图T8所示,试用JK型触发器设计该电路,画出电路原理图,要求有设计过程。

00100001100101000111110101100011Q2Q1Q0 图T8

级数字电路与数字逻辑期末试题参考试卷pidouwenku

课程编号:01200024北京理工大学2009-2010学年第一学期2008级数字电子技术基础B期末试题班级_______学号_______姓名_________成绩________一、(30分)填空1、根据表T1-1所示的三种逻辑门的技术参数,最适合工作在高噪声环境下,原因是
推荐度:
点击下载文档文档为doc格式
8s9k89x0xl036aw5tvxo0daes3y38300x4c
领取福利

微信扫码领取福利

微信扫码分享