2.4 原理图概要说明 2.4.1 Kintex-7 FPGA
U2使用 Xilinx 公司的 Kintex-7系列 FPGA 作为信号处理及算法功能实现的中心, 并根据用户的不同需求及性能要求,提供 XC7K325T 、 XC7K160T 两种 Kintex-7 FPGA 型号 U2版本。
若要获取更多关于 Kintex-7系列 FPGA 信息,请查看 Xilinx 文档 DS180, 7系列 FPGA 概述。
U2板卡配置方式分为以太网配置和 SPI FLASH启动两种。 2.4.2 电源管理
U2板卡通过 ATX 电源接口输入为 12V@5A、 5V@10A、 3.3V@15A电源,其中 12V@5A 给 FMC 供电; 5V@10A电源主要给 OCXO 和 FPGA GTX 部分供电,由于 GTX 和 OCXO 部分对电源纹波比较敏感,因此每个模块都是单独供电; 3.3V@10A电 源主要为 FPGA 内部逻辑供电,同时提供整板上其他电源需求。
U2板各主要器件的电流及功耗统计如表所示。
2.4.3 DDR3储存模块
U2使用 2GB DDR3 SODIMM内存插座作为存储接口。 主 FPGA 提供一个
DDR3接 口。
1、型号:
2、电平标准:1.5V ; 3、数据宽度:64bit ; 4、速率:1333Mbps DDR3 SODIMM接口物理层的对外引脚及功能如表所示。
使用 Bank12、 Bank13、 Bank14作为 DDR3接口,其中 DDR3的地址和控制线连接 至 Bank13, 数据线以组为单位分别连接至 Bank12和 Bank14。 DDR3使用 1.5V 的 HSTL 电平标准,因此这三个 Bank 提供 1.5V 的 VCCO 电压。
系统时钟连接至 Bank13的 CC 引脚上,作为 DDR3接口的时钟输入。 Bank13上的 另外两对 CC 用作 DDR3的 CK 引脚输出。
2.4.4 HPC FMC
HPC 接口的 FMC 扣卡 LA 有 34对差分线、 HA 有 24对差分线、 HB 有 22对差分 线。 LA/HA/HB的所有 CC 引脚均连接至 FPGA 的 MRCC 或 SRCC 引脚上。为保证误 插 FMC 扣卡时不会损坏 FPGA , FMC 接口的 VIO_M2C不再使用。
FMC 标准中规定高速串行 DP 引脚可以运行在 10Gbps 的速率上。