二基于ARM的硬件设计
LCD显示接口设计:??接口信号说明
?VFRAME:帧同步信号?VLINE:行同步信号?VCLK: 象素时钟信号?VM:交流信号
?VD[7:0] : LCD象素数据信号
26
二基于ARM的硬件设计
串行端口设计:??廉价的双机通讯设备??便于应用程序的调试
??S3C44B0自带两个异步串行口控制器??带16字节的FIFO??最大波特率115.2Kb??支持硬件流控等
27
二基于ARM的硬件设计
串行端口设计:??电平转换:3.3V/5V和EIA RS-232C,
??常用转换芯片:单/双/四通道,如MAX232、MAX202、SP3220等
??以SP3232ECA芯片为例,示意如下:
28
二基于ARM的硬件设计
JTAG调试接口:????????
JTAG 是Joint Test Action Group 的缩写;在线测试、在线编程、在线调试内核速度调试运行、不占用系统资源
IEEE1149.1 标准由该组织制定。
可通过JTAG口访问ARM 的内部总线,I/O
口等信息,从而达到调试的目的。
29
二基于ARM的硬件设计
ARM调试系统:??
ARM调试系统结构:
典型的JTAG 调试结构
30
ARM嵌入式系统硬件设计及应用实例 - 图文
二基于ARM的硬件设计LCD显示接口设计:??接口信号说明?VFRAME:帧同步信号?VLINE:行同步信号?VCLK:象素时钟信号?VM:交流信号?VD[7:0]:LCD象素数据信号26二基于ARM的硬件设计串行端口设计:??廉价的双机通讯设备??便于应用程序的调试??S3C44B0自带
推荐度:
点击下载文档文档为doc格式