0 0 0 0 0 0 0 0 0 0 1 1 1 1 0 1 1 0 0 1 1 1 0 1 0 1 0 1 1 1 0 1 0 0 1 0 0 1 0 1 1 1 M 1 1 1 1 1 1 1 1 A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 S 0 1 1 0 1 0 0 1 Co 0 1 1 1 0 0 0 1 表5.1
由上表观察可知,对应于四选一数据选择器,用输入端A,M代替数据选择器的控制端,用来自低位的进位C和B用门电路实现的不同状态来代替数据选择器的输入端,则输出1Q,2Q就是所得的结果:S和Co。且输入与输出的关系式及这些变量之间的逻辑关系表为:
M 0 0 1 1 A 0 1 0 1 S B?C Co B·C B+C B+C B·C
B⊙C B?C B⊙C
表6.1
且:
S?MA?B?C?MA?B?C?MA?B?C?MA?B?C
C0?MA?BC?MA??B?C??MA??B?C??MA?BC74LS86电路与74LS00。
74LS86电路与74LS00的电路外形结构极为相似,但实现的逻辑功能是双变量的异或,而74LS00实现的双变量的与非。
二、实验内容
设计实现全加器,要求只能使用74LS153 74LS00门电路。 按实验原理中的内容依次在74LS153输入端接入相应的A,B,C信号即可。且三者之间的逻辑关系可以用74LS00来实现,连接电路的模拟图如下:
设计实现全加全减的组合逻辑电路,要求当M=1时电路为全减器,当M=0时电路为全加器,电路由74LS153,74LS00,74LS86组合。 按照实验内容一的步骤及实验原理3,电路的连接如下图所示:
三、实验结论
1、通过开关的闭、合来代表数据选择器的输入信号,通过两个灯来表示输出结果,则显示的结果与真值表的内容一致。
2、在本实验中,实现实验内容的方法很多,例如写出真值表的逻辑函数式,对照74LS153电路输出函数式,利用其他门电路拼凑出所需要的输入信号形式。同时降维配合观察真值表也是解决此类问题的捷径。
实验报告十一 触发器 一、实验原理
根据实验前的准备用两个与非门连接一个RS触发器。实验电路图如图所示:
S‘INPUTVCC7400OUTPUTinstQ7400R'INPUTVCCOUTPUTQ'inst5 在实验过程中,先选择一个输出为Q端,测试输入的清零和置1的特性,确定清零与置1端,然后开始测试,把握住上一输入的次态即为这一状态的现态。
下面即为RS触发器的特性表 R 0 0 0 0 1 1 1 1 S 0 0 1 1 0 0 1 1 Q(n) 0 1 0 1 0 1 0 1 Q(n+1) 无效 无效 0 0 1 1 0 1 二、实验内容
其中实验中可以知道清零和置1端都是低电平有效,结论RS触发器在一定状态下能起到保持状态的作用。对边沿D触发器74LS74的
逻辑功能测试进行动态测试,填写 D触发器的特性表。电路图如下所示
74741PRND1CLRNCLKINPUTVCCINPUTVCCINPUTVCCINPUTVCCinst1PRN1D1Q1CLRN1QN1CLK2Q2PRN2QN2D2CLRN2CLKD FLIP-FLOPSOUTPUTQQNOUTPUT 其中选择的是动态测试法。输入为100KHz的脉冲,CLK输入是500KHz脉冲。在测试时候1PRN和1CLRN要置与高电平转态。 <1>其中测试D和Q的信号:
其中CH1为输入,CH2为输出,可以看出: 项目 最大值 最小值 峰峰值 频率/周期 脉宽/占空比
其中CH1为CLK,CH2为D, 项目 最大值 最小值 峰峰值 频率/周期 CH1(CLK) 3.80V 0.10V 3.70V CH2(D) 3.90V 0.10V 3.80V CH1(CLK) 3.80V 0.10V 3.70V 500KHz/2.00us 1.00us/50% CH2(Q) 4.20V 0.00V 4.20V 100KHz/10.00us 4.00us/40% 500KHz/2.00us 100KHz/10.0