好文档 - 专业文书写作范文服务资料分享网站

电工电子综合实践报告 

天下 分享 时间: 加入收藏 我要投稿 点赞

二、实验过程(实验步骤、记录、数据、分析) 1. 实验内容与完成情况: (1)测试74LS148的逻辑功能,并填表说明。(添表5) (2)测试译码器74LS47控制管脚LT、RBI和BI/RBO的功能。(添表6) (3)用proteus设计一个简单的数字显示系统,要求输入十进制数据0~9,通过数码管显示。观察并记录显示结果。(原理图画在下面,记录结果贴在结论部分) U17126453ABCDBI/RBORBILT74LS47QAQBQCQDQEQFQG1312111091514 2. 出现的(已解决的)问题与解决办法: (1)在74LS47功能表中,当 LT=1,RBI=1,BI/RBO=0,DCBA=0000时,输出abcdefg=0000001是错误的,要得到输出显示结果为0,应该将BI/RBO=1,此时才不会因静态灭零而不显示任何数字。 (2)再用Proteus设计一个简单的数字显示系统中直接把LT、RBI、BI/RBO三个端口接高电平,不考虑测试、灭灯、灭零的情况,从而使74LS47直接工作译码状态。 3. 未解决的问题与可能的解决方案: 当通过BUTTON按键实现LT、RBI、BI/RBO高低电平控制时,未能实现数字的正常显示。正确设置各个端口的控制电平可能实现对LT、RBI、BI/RBO三个端口的正常控制。 三、结论 1. 实验结果:

(1) 测试74LS148的逻辑功能

表5 74LS148的逻辑功能测试结果

输 入 输 出 YEX YS ST I0 I1 I2 I3 I4 I5 I6 I7 Y3 Y2 Y1 1 × × × × × × × × 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 0 0 × × × × × × × 0 0 0 0 0 1 0 × × × × × × 0 1 0 0 1 0 1 0 × × × × × 0 1 1 0 1 0 0 1 0 × × × × 0 1 1 1 0 1 1 0 1 0 × × × 0 1 1 1 1 1 0 0 0 1 0 × × 0 1 1 1 1 1 1 0 1 0 1 0 × 0 1 1 1 1 1 1 1 1 0 0 1 0 0 1 1 1 1 1 1 1 1 1 1 0 1 (2)测试译码器74LS47控制管脚LT、RBI和BI/RBO的功能 表6 译码器74LS47控制管脚LT、RBI和BI/RBO的功能测试结果 功能 及数灭灯 试灯 灭零 0 1 2 3 LT 输 入 RBI BI/RBO输 出 a b c d e f g 1 1 1 1 1 1 1 0 0 0 0 0 0 0 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 0 0 1 1 1 1 0 0 1 0 0 1 0 0 0 0 0 1 1 0 显示字形灭灯 8 灭零 0 1 2 3 D C B A × × × × × × × × 0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 × 0 1 1 1 1 1 × × 0 1 × × × 0 1 1 1 1 1 1 4 5 6 7 8 9 BI/RBO1 1 1 1 1 1 × H L × × × × × × × 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 × × × × 1 1 1 1 1 1 L L H 1 0 0 1 1 0 0 4 0 1 0 0 1 0 0 5 1 1 0 0 0 0 0 6 0 0 0 1 1 1 1 7 0 0 0 0 0 0 0 8 0 0 0 1 1 0 0 9 1 1 1 1 1 1 1 熄灭 1 1 1 1 1 1 1 灭零 0 0 0 0 0 0 0 测试 RBI LT

实验报告十 数据选择器

一、实验原理

L L L L L × × × × × 数据选择器(multiplexer )又称为多路开关,事一种重要的组合逻辑部件,它可以实现从多路数据中选择任何一路数据输出,选择的控制由专门的端口编码决定,称为地址码,数据选择器可以完成很多逻辑功能,例如函数发生器、桶形移位器、并串转化器、波形产生器等。 双四选一数据选择器

常见的双四选一数据选择器为TTL双极型数字集成逻辑电路74LS153,它有两个四选一,外形为双列直插,示,逻辑符号如图3.1。其中D0,D1,D2,D3为数据输入端,Q为数据输出端,A0,A1为数据选择器的控制端(地址码),同时控制两个选择器的数据输出,S为工作状态控制端(使能端),74LS153的功能参见表4.1

1679101112131421158654374LS153DVCC1YU11C01C11C21C32C02C12C22C32Y~1G~2GGNDAB

图3.1

1Q?A1A01D0?A1A01D0?A1A01D0?A1A01D02Q?A1A02D0?A1A02D0?A1A02D0?A1A02D0 输入 输出 1Q 2Q A1 S A0 1 0 0 0 0 X 0 0 1 1 X 0 1 0 1 0 1D0 1D1 1D2 1D3 0 2D0 2D1 2D2 2D3 用四选一数据选择器74LS153实现全加器

由题目要求可知,要实现的加法器是以二进制作运算的,其真值表如图4.1所示:其中A,B表示参加加法运算的项,C为来自低位的进位,则S为所加数的和,Co为向高位的进位,则ABC的逻辑关系进行转化可得出以下的逻辑关系表4.1:

全加器真值表 C/S A B C 0 1 0 1 0 S 0 1 1 0 1 Co 0 0 0 1 0 0 0 0 0 0 1 0 1 1 0 1 1 1 0 1 1 1 0 1 0 0 1 1 1 1

B A 0 1 0 C/1 C/1 1 C/1 C/1

C/C0

1 C/1 B A 0 0 1

0/1 C/1 1/1 表4.1

所以:对应于四选一数据选择器,用全加器的输入端A,B代替数据选择器的控制端,用来自低位的进位C的不同状态来代替数据选择器的输入端,则输出1Q,2Q就是所得的结果:S和Co。且输入与输出的关系式为:

S?ABC?ABC?ABC?ABCCO?AB?0?ABC?ABC?AB?0

用四选一数据选择器实现全加全减电路。

按照题目要求,实现全加全减为一体的电路只需要用一个输入量M加以区分即可,当M=1时电路为全减器,当M=0时电路为全加器。此时逻辑电路的真值表可表示为:

全加全减器真值表 M 0 A 0 B 0 C 0 S 0 C 0

电工电子综合实践报告 

二、实验过程(实验步骤、记录、数据、分析)1.实验内容与完成情况:(1)测试74LS148的逻辑功能,并填表说明。(添表5)(2)测试译码器74LS47控制管脚LT、RBI和BI/RBO的功能。(添表6)(3)用proteus设计一个简单的数字显示系统,要求输入十进制数据0~9,通过数码管显示。观察并记录显示结果。(原理图画在下面,记录结果贴在结论部分)U17126453AB
推荐度:
点击下载文档文档为doc格式
6rsw49phrj00kc5204u903ypi6bk1500j4y
领取福利

微信扫码领取福利

微信扫码分享