2.1由TTL门组成的电路如图2.1所示,已知它们的输入短路电流为Iis=1.6mA,高电平输入漏电流IiH=40?A。试问:当A=B=1时,G1的 灌 电流(拉,灌)为 3.2mA ;A=0时,G1的 拉 电流(拉,灌)为120?A。
2.2图2.2中示出了某门电路的特性曲线,试据此确定它的下列参数:输出高电平UOH=3V ;输出低电平UOL= 0.3V ;输入短路电流IiS= 1.4mA ;高电平输入漏电流IiH=0.02mA ;阈值电平UT=1.5V ;开门电平UON= 1.5V ;关门电平UOFF= 1.5V ;低电平噪声容限UNL= 1.2V ;高电平噪声容限UNH= 1.5V ;最大灌电流IOLmax= 15mA ;扇出系数N= 10 .
2.3 TTL门电路输入端悬空时,应视为 高电平 ;(高电平,低电平,不定)此时如用万用表测量其电压,读数约为 1.4V (3.6V,0V,1.4V)。
2.4 CT74、CT74H、CT74S、CT74LS四个系列的TTL集成电路,其中功耗最小的为 CT74LS ;速度最快的为 CT74S ;综合性能指标最好的为 CT74LS 。 2.5 CMOS门电路的特点:静态功耗 极低 (很大,极低);而动态功耗随着工作频率的提高而 增加 (增加,减小,不变);输入电阻 很大 (很大,很小);噪声容限 高 (高,低,等)于TTL门。
2.6 集电极开路门(OC门)在使用时须在 输出与电源 之间接一电阻(输出与地,输出与输入,输出与电源)。 2.7 RLmax?2.8 C 1 1 0 0 S通 UO1 =1.4V UO2 =0.2V UO1 =3.6V UO2 =0.2V S断 UO1 =0V UO2 =0.2V UO1 =3.6V UO2 =0.2V EC?UOHminE?UOLmax?6.2k RLmin?C?680?
IOLmax?3IiL3Icex?6IiH 若G2的悬空的输入端接至0.3V,结果如下表
C S通 S断 1 UO1 =0.3V UO1 =0V 1 UO2 =3.6V UO2 =3.6V 0 UO1 =3.6V UO1 =3.6V 0 UO2 =3.6V UO2 =3.6V 2.9输入悬空时为高电平,M=“0” ,VM=0.2V ,三态门输出为高阻,M点电位由后面“与或非”门的输入状态决定,后面与门中有一输入为0,所以VM=0V。
2.10 A=“0”时,M=“1”,门1为外接拉电流负载,流入门1的电流为:
5V M V A “0” M V + I=-0.15mA
A=“1”时,M=“0”,门1为外接灌电流负载,流入门1的电流为: I=4.5mA
A 1 M 2 3 4 2.11 上图中门1的输出端断了,门2、3、4为高电平输入,此时VM=1.6V左右。 2.12 不能正常工作,因为C1和C2不能
同时有效,即不能同时为低电平。
2.13图为由TTL“与非”门组成的电路,输入A、B的波形如图所示,试画出V0的波形。
1、 忽略“与非”门的平均传输时间。 B
A VO
B A B Vo 2、考虑“与非”门的平均传输时间tpd =20ns。 A A B
AB AB
2.14 图中门1、2、3均为TTL门电路,平均延迟时间为20ns,画出VO的波形。
A 1 2 B 3 VO
40ns 120ns
100ns
80ns
100ns
120ns
100ns
80ns
⊕ VO A B VO 20ns 60ns 40ns 60ns
40ns 40ns 40ns 40ns
C10Vtuo10V 2--8
1、Y1=ABCDE Y2=A+B+C+D+E
2、该扩展方法不适用于TTL门电路。对与门而言,当扩展端C=0.3V时,其输入电压约为1V,已大于UiLmax (0.8V);对或门而言,当扩展端C=UOHmin=2.4V时,其输入电压约为1.7V,已小于UiHmin (2V); 2--9 驱动门 74TTL 74LSTTL CC4000 74HC 74TTL 10 5 × 2 74LSTTL 40 20 1 10 负 载 门 CC4000 × × 很大 很大 74HC × × 很大 很大 74HCT 很大 很大 很大 很大 t很大 很大 很大 74HCT 2 10 2--10 乙的说法正确,因为该点的电压有可能是变化的,此时万用表测得的是电压的平均值,1.8V的读数完全正常。