选项双击,此时在上方的“Query”窗口中会出现“IsViaALL”,点击“确定”,返回规则设定界面。然后在“关联类型”下来菜单中选择“direct connect”。
一般DXP软件会默认将新建的规则优先权大于原先的规则,如果不是,我们可以手工修改,使该过孔覆铜的规则优先于其它的覆铜规则,点击下方的“优先权”,出现“编辑规则优先权”窗口,如下图所示:
选择“IsViaALL”项,点击下方的“增加优先权”,将IsViaALL”项的优先权设置为 1,默认为 2。
20.完成PCB后,使用“工具”—“设计规则检查”,出现检测规则设置窗口,一般我们使用默认即可,点击“运行DRC” ,进行电气规则检查,弹出错误信息窗口,若有错误则会显示错误的信息。
选中其中一条信息双击会自动跳转到PCB出错的地方,出错的地方软件会显示出绿色,如下图,对其点击鼠标右键,选择“冲突”—“显示所以冲突”,弹出“违规详情”对话框,如下图在“违规规则”中,我们可以看到“Clearance Constraint(Gap=30mil)”的信息,这是因为我们在规则中设置了“Clearance”的“最小清除”为30mil,而该电阻的两个焊盘间距却小于30mil,我们在规则中将“Clearance”的“最小清除”改为10mil,在运行DRC检测发现该错误信息已经没有了。
Altium Designer Winter 09常用技巧
选项双击,此时在上方的“Query”窗口中会出现“IsViaALL”,点击“确定”,返回规则设定界面。然后在“关联类型”下来菜单中选择“directconnect”。一般DXP软件会默认将新建的规则优先权大于原先的规则,如果不是,我们可以手工修改,使该过孔覆铜的规则优先于其它的覆铜规则,点击下方的“优先权”,出现“编辑规则优先权”窗口,如下图所示:
推荐度:
点击下载文档文档为doc格式