集成电路设计上机实验报告
班级: 1302024 姓名: 13020248018 学号: 黄瑾男
2016年 4月 25 日
目录
第一部分 简单数字电路设计 (1)D触发器设计 (2)全加器设计 (3)加/减法计数器设计
第二部分 简单模拟放大电路设计(要求:用S-edit画图、Ledit/SPR自动布局布线、T-spice功能仿真。)
第三部分 手工绘制CMOS结构Nand2或Nor2或Inv版图
第四部分 模拟电路设计、仿真及版图绘制 (要求:对一个模拟电路如差分对完成S-edit画图、T-spice功能仿真、Ledit手工画出版图。)
第一部分 简单数字电路设计
D触发器设计 详细设计过程》 :
D触发器(data flip-flop或delay flip-flop)由6个与非门组成,其中G1和G2构成基本RS触发器。电平触发的主从触发器工作时,必须在正跳沿前加入输入信号。如果在CP高电平期间输入端出现干扰信号,那么就有可能使触发器的状态出错。而边沿触发器允许在CP触发沿来到前一瞬间加入输入信号。这样,输入端受干扰的时间大大缩短,受干扰的可能性就降低了。边沿D触发器也称为维持-阻塞边沿D触发器。 工作过程如下:
1)CP=0时,与非门G3和G4封锁,其输出Q3=Q4=1,触发器的状态不变。同时,由于Q3至Q5和Q4至Q6的反馈信号将这两个门打开,因此可接收输入信号D,Q5=D,Q6=Q5非=D非。
2)当CP由0变1时触发器翻转。这时G3和G4打