RS(255,223)编译码器的设计与FPGA实现
向征;刘兴钊
【期刊名称】《电视技术》 【年(卷),期】2006(000)011
【摘要】介绍了RS(255,223)编译码器的设计,并根据编译码器的不同特点,采用不同结构的GF(28)乘法器.编码器利用多项式除法,采用并行结构;译码器采用Euclid算法,关键模块采用了串并结合的结构.同时给出了算法的FPGA实现,按照自上而下的设计流程,在保证速度的同时最大限度地减少了资源占用. 【总页数】4页(17-19,31)
【关键词】RS码;Eculid算法;FPGA芯片;有限域乘法/求逆器;高清晰度电视 【作者】向征;刘兴钊
【作者单位】上海交通大学,电子工程系,上海,200240;上海交通大学,电子工程系,上海,200240 【正文语种】中文 【中图分类】TN94 【相关文献】
1.基于FPGA技术的RS码编译码器的设计与实现 [J], 郝东来; 蒋卓勤; 蔡传波 2.RS系列编译码器的设计与FPGA实现 [J], 张宏伟; 池忠明; 朱杰
3.一种基于FPGA的RS编译码器设计与实现 [J], 张鹏泉; 曹晓冬; 范玉进; 褚孝鹏; 刘博
4.RS(63,45)编译码器的设计与FPGA实现 [J], 郭勇; 杨欢 5.基于RS IP核编译码器的设计与FPGA实现 [J], 郭勇; 何军
以上内容为文献基本信息,获取文献全文请下载
RS(255,223)编译码器的设计与FPGA实现
RS(255,223)编译码器的设计与FPGA实现向征;刘兴钊【期刊名称】《电视技术》【年(卷),期】2006(000)011【摘要】介绍了RS(255,223)编译码器的设计,并根据编译码器的不同特点,采用不同结构的GF(28)乘法器.编码器利用多项式除法,采用并行结构;译码器采用Euclid算法,关键模块采用了串并结合的结构
推荐度:
点击下载文档文档为doc格式