好文档 - 专业文书写作范文服务资料分享网站

完整word版中国民航大学2015年微机原理与接口技术真题收录

天下 分享 时间: 加入收藏 我要投稿 点赞

PUSH AX

A、21FFEH B、20000H C、22000H D、22002H 7、 TEST 与AND的区别是( B )。

A、TEST 改变目标操作数 B、TEST 不改变目标操作数 C、都影响标志位 D、TEST不变标志位

8、完成将BX清零,并使标志位CF清零的操作,下面错误的指令是( D ) A、SUB BX,BX B、XOR BX,BX C、MOV BX,00H D、AND BX,00H

9、设SS=2000H,下列程序段执行后,AH中的数据在内存地址为( C ) MOV SP,2000H MOV AX,1234H PUSH AX

A、20000H B、22000H C、21FFEH D、21FFFH 10、设BL=05H,要使BL=0AH,应执行的指令是( C )

A、NOT BL B、AND BL C、XOR BL,0FH D、OR BL,0FH 11、在8086基址加变址的寻址方式中,基址寄存器可以为(B),变址寄存器可以为(D)。如已知BX=2000H,SI=1234H,则指令MOV AX,[BX+SI+2]的源操作在(A)中。 (1)A、AX或CX B、BX或BP C、SI或BX D、DX或DI (2)A、BC或CX B、CX或SI C、DX或SI D、SI或DI

(3) A、数据段中偏移地址为3236H的字 B、数据段中偏移地址为3234H的字 C、附加段中偏移地址为3236H的字 D、附加段中偏移地址为3234H的字 12、PUSH 操作数;其中操作数允许为( C )。 A、立即操作数 B、字节内存操作数 C、字内存操作数 D、字节寄存器操作数

五、分析题

执行以下程序段后,请填写每题 MOV SP,2000H MOV AX,0F0H MOV SI,1234H MOV DX,5678H PUSH SI POP DI SHL DX,1 TEST AX,DX PUSH DX ┆

(1)SP=( D );

A、2000H B、1FFFH C、2001H D、1FFEH

6

第 7 页 共 13 页

(2)DH内容所在存储器的偏移地址为( A );

A、1FFFH B、1FFEH C、1FFDH D、1FFCH

(3)DL内容所在存储器的偏移地址为( B );

A、1FFFH B、1FFEH C、2000H D、1FFCH (4)AX=( C );

A、0H B、78H C、0F0H D、56H (5)DI=( A )。

A、1234H B、5678H C、2000H D、00F0H (6)DX=( B );

A、5678H B、0ACF0H C、2B3CH D、0ABF0H (7)标志位ZF=( A )。

A、0 B、1 C、不定 D、无值

第四章

一、单项选择题

1、 关于指令MOV [BX],AX,以下叙述正确的是:(C) A、目的操作数是寄存器操作数 B、源操作数是内存操作数

C、目的操作数是内存操作数 D、源操作数是立即操作数

2、执行下列程序,设(SS)=2000H,执行后(SP)=? MOV SP,2000H MOV AX,1234H PUSH AX A.21FFEH B.20000H C.22000H D.22002H

4、 汇编语言程序代码必须位于代码段中,形成代码段物理地址的寄存器对是(B) A.SS: SP B.CS: IP C. DS: BX D. CS: BX 5、指令LOOPZ的循环执行条件是 ( c)

A.CX不等于0且ZF=0 B.CX不等于0或ZF=0 C.CX不等于0且ZF=1 D.CX不等于0或ZF=1

二、程序题

主要围绕实验、PPT中的简单例题、教材中的例题进行。 实验指导书:实验1全部、实验2(1、3题),实验3的第1、3题,实验4的第1、3题,实验6全部;

PPT中的简单例题,要求掌握“回车符”和“换行符”的作用及功能 教材中的例题:“例4.14”、“例4.17”、 “例4.20”

7

第 8 页 共 13 页

试编写一程序,将地址偏移量为100H单元开始的256个单元分别写入:00H,01H,02H,

03H,…..FFH等数据统计其中正元素的个数(负元素的个数,0的个数),将统计结果送入到上述数据块之后的一个 单元中;第五章 一、名词解释

Flash ROM RAM EEPROM Cache

二、判断题。请判断以下题的正误,对于“×”的请说明原因。

√ ) ( 存储芯片须定期刷新,PC机中所使用的内存条由DRAM组成。 1、DRAM2、8086

CPU对内存的访问能力由所插的内存条数目决定。( X ) 3、高速缓冲存储器Cache与CPU的速度相当。( X ) 4、在PC机中,外存储器中的存储价质仅为磁性材料( X )。

√ 机中,内存储器中的存储价质仅为半导体材料( ) 5、在PC6、CPU访问内存的速

度比访问外存的速度慢( X )。

7、存储器芯片的主要技术指示是容量、存取时间和功耗( X )。

√ )。 、RAM是英文Random Acess Memory 的缩写( 8√ )。 ROM是英文Read Only Memory 的缩写( 9、√ )。 10、字节的英文为Byte,位的英文为bit

11、某存储芯片的字节容量为1KB,它的位容量为10Kb( X )。 12、存储容量1MB等于1000KB( X )。 13、静态RAM需要刷新电路( X )。

√ )。 14、动态RAM需要刷新电路(

15、相对而言,静态RAM比动态RAM的集成度高( X )。 16、相对而言,静态RAM比动态RAM的外围电路简单( X )。

√ )。 18、在内存储器组织中用部分译码方式,存储器单元地址有重复地址值(19、在内存储器组织中用全译码方式,存储器单元地址有重复地址值( X )。 √ )。 20、若存储芯片有1K个存储单元,它的片内地址线有10条( √ )。 个存储单元(的地址线为16条,可访问64K 21、CPU22、因ROM是仅读存储

器,向它内部写入数据是不可能的( X )。

(必考题,为同种类型) 三、存储器扩展题1、现有2K*4位的RAM和2K*8

位的ROM芯片若干,试为CPU构造一个2KB的RAM和4KB

,读写控制总线为M/IOD-D, 、地址总线为A-A的ROM存储系统。设该CPU的数据总线为15070 (配和ROM的地址范围。与存储芯片之间的扩展连接设计图,并分析RD、WR。请画出CPURAM 套芯片和译码器可以任意使用)8088 CPU试将它们与×8位的SRAM芯片若干,芯片和×2、假设有单片8K8位的EPROM16K和存储芯片的扩展连接图,并写出所容量和32KB RAM容量,请画出CPU相连,形成16KB ROM 形成的地址空间。 占低地址空间,1)扩展所形成的地址空间RAMROM占高地址空间,且连续;(要求: 与)分别写出你所形成的各片(2ROMRAM的地址空间 8

第 9 页 共 13 页

设:8088 CPU有A-A共16条地址线,8条数据线,对存储器的读写控制信号线是 WR,150RD;EPROM芯片的读信号为OE,片选信号为CE;SRAM芯片的读、写信号分别为OE和WE,片选信号为CS。 课本177页

第六章

一、填空题

1、总线带宽又称总线最大传输率,是指单位时间内总线上可传送的数据量,可用( 字节数/秒,比特数/秒 )表示。(提示:指单位)

2、总线是在模块和模块之间,设备和设备之间传送信息的一组( 公用信号线 )。

3、按照总线上传输信息的不同,总线可以分为数据总线、( 地址总线 )、( 控制总线 )。 4、总线位宽是指( 总线上能同时传送的数据位数 ),用bit表示。在总线频率一定时,总线带宽与位宽成(正 )比。(正比或反比) 5、USB总线是一种通用的( 串行 )总线。

6、USB总线的逻辑拓扑结构是一种分层的( 星型 )拓扑结构。 7、IEEE1394是一种高速( 串行 )I/O总线。(并行或串行)

二、名词解释

总线 总线带宽 RS232C USB总线 IEEE1394

三、判断题。请判断以下题的正误,对于“×”的请说明原因。

1、同一时刻只能有一个模块向总线发送信息,但允许多个模块同时接收总线上的信息。(√ ) 2、IEEE 1394总线具有即插即用功能,其既支持同步也支持异步传输方式。 ( (√ ) 3、USB总线不支持热插拔和即插即用。(X )

4、总线性能指标中,总线位宽越宽,总线工作频率越高,总线带宽便越大。((√ ) 5、在同一时刻,总线上允许多对模块间进行信息交换。( X)

6、CPU的地址总线是双向的,即地址可以在CPU和存储器及I/O口间互相传送。(X ) 7、RS-232是一种串行总线标准,具有25根信号。( √) 8、IEEE1394在一个端口上最多可连接128个设备。(X )

四、单项选择题

1、以下哪类总线是单向的( B )。

A、数据总线 B、地址总线 C、控制总线

2、( C )总线用于微机系统内各插件板与系统板之间的连接,是微机系统中最总要的一种总线。

A、片内总线 B、片总线 C、系统总线 D、外总线

3、总线为完成一次数据传输需经历( c )个阶段。 A 2个 B 3个 C 4个 D 5个

4、以下关于微机系统中采用总线结构的优点说法错误的是( D ) A、可以简化系统结构,便于系统设计制造。 B、便于接口设计。 C、便于系统扩充。

9

第 10 页 共 13 页

D、提高系统传输速率。

5、对USB总线,以下说法错误的是( D ) A、USB总线是一种串行总线标准。 B、支持即插即用。 C、支持热插拔。

D、最多可连接63个设备。

6、假设某CPU具有16根地址总线,则其对存储器的寻址范围为( A )

20

B D 2 32KB C 16KB B A 64KB

7、以下哪一种总线不是外总线( c )。

A RS-232总线 B USB 总线 C PCI总线 D IEEE1394总线( )。

第七章

一、填空题

1、8086 PC机提供的输入输出指令有两条,分别为IN和OUT,其寻址方式也有两种,分别为直接寻址和( 间接寻址 ),其中指令OUT 50H, AL属于( 直接寻址 )。

2、CPU 在执行IN AL,DX指令时,M/I/O#引脚为 低 电平,RD#引脚为 低 电平WR#

引脚为 高电平

2、计算机系统中,CPU与外设之间数据传输方式包括:直接传输、( 查询传输 ) 、

、( DMA传输 ) 。 ( 中断传输 )

4、查询传输是指( )。

5、中断传输是指( )。

16

)( 2 字节。 、68086 CPU 使用 ( 16 ) 根地址线对I/O端口寻址,可寻址范围为

7、 DMA传输是指( )。

8、 系统对外设编址方式包括 (统一编址 ) 和(独立编址 ) 两种.

二、名词解释

4、DMA传送

三、判断题。请判断以下题的正误,对于“×”的请说明原因。

1、 微机的几种输入/输出方式中,DMA方式利用率最高。 ( √ ) 微机的几种输入/输出方式中,DMA方式利用率最高。 ( )

2、 CPU与I/O接口是通过三总线连接的。( √ )

3、 8086 CPU读写一次存储器或I/O端口操作所需要的时间称为一个基本读写总线周期。( √ )

4、 8088CPU工作在最小工作模式下,当执行OUT Dest,Src时,CPU的控制信号为I/O/M#=0、WR#=1、RD#=0状态。( X)

10

第 11 页 共 13 页

5、 一个I/O接口中必须要有数据端口、控制端口和状态端口。( √ ) 6、 I/O接口与存储器统一编址的优点是可用相同指令操作。(√ ) 7、 8086 CPU的I/O接口与存储器是统一编址的。( X )

8、 8088CPU 对地址为240H的I/O端口读操作指令为IN AL,240H。( X ) 9、 8086 CPU对I/O端口的寻址空间为1MB。( X ) 10、 8086 CPU 最多可访问64K个I/O字端口。( √ )

完整word版中国民航大学2015年微机原理与接口技术真题收录

PUSHAXA、21FFEHB、20000HC、22000HD、22002H7、TEST与AND的区别是(B)。A、TEST改变目标操作数B、TEST不改变目标操作数C、都影响标志位
推荐度:
点击下载文档文档为doc格式
3x48n4xdz206i7k4fff923x6i11fyp00rrw
领取福利

微信扫码领取福利

微信扫码分享