计算机组成原理实验报告
——实验一 多路选择器的设计与实现
专 业: 计算机科学与技术(师) 姓 名:XXX 学 号: 指导老师: 完成日期:
一、 实验目的
1、回顾多路选择器的原理 2、熟悉Logisim软件的使用方法
3、熟悉
ISE软件的开发过程
4、锻炼使用VHDL语言面熟硬件的能力 5、熟悉Digilent Nexy3 FPGA开发板
二、 实验容
用两种方法实现一个两位数据的2选1多路选择器 1、用Logisim软件设计2选1多路选择器并进行仿真
2、使用VHDL语言设计2选1多路选择器,并在ISE环境 下进行综合、仿真、调试,并下载到Digilent Nexy3 FPGA开发板进行验证
三、 实验过程
第一部分:用Logisim实现2选1多路选择器 Step 1:创建工程
2选1多路选择器的逻辑表达式:Z=(A* S)+
(B*S),由此可知一个2选1多路选择器需要 用到与、或、非三种逻辑门电路
Step 2:添加元件
添加U1、U2、U3、U4四个与门电路,U5一个
非门电路,U6、U7两个或门电路
添加A0、A1、B0、B1、S五个输入端口,Z0、 Z1两个输出端口 完成后如下图所示:
Step3:连线
完成后如下图所示:
Step 4:仿真
Step 5:编辑电路外观 Step 6: 电路应用
四、 实验结果
第一部分:用Logisim实现2选1多路选择器实验结果 1、表格: 序 号 1 2 3 4 5 6
输入 A1A0 00 00 00 01 10 11 01 10 11 00 00 00 B1B0 1 1 1 0 0 0 S 输出 Z1Z0(预期) Z1Z0(实际) 01 10 00 01 10 11 01 10 11 01 10 11
2、截图