四、实验报告
1.画出实验内容要求的波形及记录表格。
2.总结时序电路特点。 时序电路具有如下特点:
(1) 路由组合电路和存储电路组成。
(2) 电路中存在反馈,因而电路的工作状态与时间因素相关,即时序电路的输出由电
路的输入和电路原来的状态共同决定。
实验5 集成计数器
一、实验目的
1.熟悉集成计数器逻辑功能和各控制端作用。 2.掌握计数器使用方法。 二、实验仪器有为材料
1. 双踪示波器 2. Dais或XK实验仪
3. 器件 74LS290 十进制计数器 三、实验内容及步骤
1. 集成计数器74LS290功能测试。
一台 一台 2片
74LS290是二一五一十进制异步计数器。逻辑简图为图5-1所示。
图5-1 74LS290逻辑图
74LS290具有下述功能: ⑴ 直接置0(R0⑴·R0⑵=1),
直接置9(R9⑴·R9⑵=1) ⑵ 二进制计数(CP1输入QA输出) ⑶ 五进制计数(CP2输入QDQAQB输出) ⑷ 十进制计数(两种接法如图5-2A、B所示)。
图5-2 十进制计数器
(5)实验图:
2.计数器连接
分别用2片74LS290计数器连接成二位数五进制、十进制计数器。 ⑴ 画出连线电路图。
⑵ 按图接线,并将输出端接到数码显示器的相应输入端,用单脉冲作为输入脉冲验证设计是否正确。
⑶ 画出四位计数器连接图并总结多级计数器连接规律。 R0⑴ R0⑵ 表5-1功能表 R9⑴ R⑵ 输出 H H X X L L X 0 1 2 3 4 5 6 7 8 9 0 0 0 0 0 0 0 0 1 1 H H X L X X L L X H X L X L 表5-2十进制 0 0 0 0 1 1 1 1 0 0 X L H L X L X 0 0 1 1 0 0 1 1 0 0 0 1 0 1 0 1 0 1 0 1 0000 0000 1001 计数 计数 计数 计数 计 数 0 1 2 3 4 5 6 7 8 9 双五进制
QD 0 0 0 0 0 0
表5-3双五进制 输 出 QC QB 0 0 0 0 0 1 0 1 1 0 0 0 QA 0 1 0 1 0 0 (4)实验过程及实验图:
十进制:
3.任意进制计数器设计方法。
采用脉冲反馈法(称复位法或置位法),可用74LS290组成任意模(M)计数器。图5-3是用74LS290实现模7计数器的两种方案,图(A)采用复位法,即计数计到M异步清0,图(B)采用置位法,即计数计到M-1异步置0。
图5-3 74LS290实现七进制数方法
当实现十以上时制的计数器时可将多片连接使用。 图5-4是45进制计数一种方案,输出为8421BCD码。
图5-4
⑴ 按图5-4接线,并将输出接到显示器上验证。 ⑵ 设计一个六十进制计数器并接线验证。 ⑶ 记录上述实验各级同步波形。 (4)实验过程及实验图:
45进制:
60进制: