好文档 - 专业文书写作范文服务资料分享网站

数字逻辑电路

天下 分享 时间: 加入收藏 我要投稿 点赞

17、8421码1001比0001大。( F )

18、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( T ) 19、八进制数(18)8比十进制数(18)10小。( T )

20、当传送十进制数5时,在8421奇校验码的校验位上值应为1。(T)

21、在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号( T ) 22、十进制数(9)10比十六进制数(9)16小。( F ) 23、逻辑变量的取值,1比0大。( F )。

24、异或函数与同或函数在逻辑上互为反函数。( T )。

25、若两个函数具有相同的真值表,则两个逻辑函数必然相等。( T )。 26、逻辑函数Y=AB+AB+BC+BC已是最简与或表达式。( F )

27、对逻辑函数Y=AB+AB+BC+BC利用代入规则,令A=BC代入,得Y=

BCB+BCB+BC+BC=BC+BC成立。( F ) 28、当TTL与非门的输入端悬空时相当于输入为逻辑1。( T )

29、普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( T ) 30、三态门的三种状态分别为:高电平、低电平、不高不低的电压。( F ) 31、一般TTL门电路的输出端可以直接相连,实现线与。( F ) 32、组合电路不含有记忆功能的器件。( T ) 33、时序电路不含有记忆功能的器件。( F )

34、数据选择器和数据分配器的功能正好相反,互为逆过程。( T ) 35、用数据选择器可实现时序逻辑电路。( F )

36、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。(F )

37、用数据选择器可实现时序逻辑电路。( F ) 38、计数器的模是指构成计数器的触发器的个数。( F ) 39、计数器的模是指对输入的计数脉冲的个数。( T ) 40、十六路数据选择器的地址输入端有四个。( T )

41、只读存储器是由地址编码器和存储体两部分组成的。( F )

42、用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式。( T ) 43、74LS163是集成4位二进制(十六进制)同步加法计数器。( T ) 44、一个触发器必须有两个稳定状态,可以表示两位二进制码。( F ) 45、简单PLD是由与阵列和或阵列构成的。( T ) 46、数字系统由控制单元和信息处理单元组成。( T )

47、二进制只可以用来表示数字,不可以用来表示文字和符号等。( F ) 48、若两个函数相等,则它们的真值表一定相同;反之,若两个函数的真值表

完全相同,则这两个函数未必相等。( F )

49、超前进位加法器比行波加法器要简单。( F )

50、一个触发器必须有两个稳定状态,可以表示两位二进制码。( F ) 51、简单PLD是由与阵列和或阵列构成的。( T ) 52、证明两个函数是否相等,只要比较它们的真值表是否相同即可。(T ) 53、在逻辑函数表达式中,如果一个乘积项包含的输入变量最少,那么该乘积 项叫做最小项。( F )

54、在全部输入是“0”的情况下,函数Y?A?B运算的结果是逻辑“0”。( F ) 55、逻辑变量取值的0和1表示事物相互独立而又联系的两个方面。( T) 56、对任意一个最小项,只有一组变量取值使得它的值为1.( T) 57、.ROM的逻辑结构可以看成一个与门阵列和一个或门阵列的组合。(T ) 58、在变量A、B取值相异时,其逻辑函数值为1,相同时为0,称为异或运算。 ( T )

59、与门、或门和非门都具有多个输入端和一个输出端。( F ) 60、在与门电路后面加上非门,就构成了与非门电路。( T ) 61、A?A型竞争冒险也称为1型竞争冒险。( F ) 62、A?A型竞争冒险也称为0型竞争冒险。( F )

63、3位二进制译码器应有3个输入端和8个输出端。( T ) 64、触发器有两个稳定状态,一个是现态,一个是次态。( F )

65、触发器有两个稳定状态,在外界输入信号的作用下,可以从一个稳定状态转 变为另一个稳定状态。( T )

66、同一逻辑功能的触发器,其电路结构一定相同。( F ) 67、仅具有反正功能的触发器是T触发器。( F )

78、同步时序电路和异步时序电路的最主要区别是,前者的所有触发器受同一时 钟脉冲控制,后者的各触发器受不同的时钟脉冲控制。( T )

69、时序电路的逻辑功能可用逻辑图、逻辑表达式、状态表、卡诺图、状态图和

时序图等方法来描述,它们在本质上是相通的,可以互相转换。( T )

70、十进制数(9)10比十六进制数(9)16大。( F )

71、用PLD可以实现任何组合逻辑函数,PLD配合触发器可实现任何时序逻辑电 路。( T )

72、用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式。( T ) 73、用PLD可以实现任何组合逻辑函数,PLD配合触发器可实现任何时序逻辑 电路。(T )

74、用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式。( T) 75、时序逻辑电路的特点是在任何时刻的输出不仅和输入有关,而且还取决于 电路原来的状态。(T )

76、时序逻辑电路由存储电路和触发器两部分组成。( F)

77、为了记忆电路的状态,时序电路必须包含存储电路,存储电路通常以触发 器为基本单元电路组成。(T )

78、时序电路的逻辑功能可用逻辑图、逻辑表达式、状态表、卡诺图、状态图 和时序图等方法来描述,它们在本质上是相通的,可以互相转换。( T) 79、74LS163是集成4位二进制(十六进制)同步加法计数器。( T) 80、组合逻辑电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形

图五种方法来描述,它们在本质上是相通的,可以互相转换。( T ) 81、触发器有两个稳定状态,在外界输入信号的作用下,可以从一个稳定状态转

变为另一个稳定状态。( T )

82、主从触发器存在“一次翻转”现象。( T ) 83、采用边沿触发器是为了防止空翻。( F )

数字逻辑电路

17、8421码1001比0001大。(F)18、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。(T)19、八进制数(18)8比十进制数(18)10小。(T)20、当传送十进制数5时,在8421奇校验码的校验位上值应为1。(T)21、在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号(T)22、十进
推荐度:
点击下载文档文档为doc格式
1nasl4wzk20a6ri16ozy38gut0xsx2013ut
领取福利

微信扫码领取福利

微信扫码分享