好文档 - 专业文书写作范文服务资料分享网站

tlc2543引足、功效及时序中文资料转[精彩]

天下 分享 时间: 加入收藏 我要投稿 点赞

tlc2543引足、功效及时序中文资料转[精彩]

TLC2543引脚、功能及时序中文资料(转)

应用2010-01-26 10:03:30阅读825评论0字号:大中小 一、引脚:

TLC2543为20脚DIP封装,引脚图如下图所示。

TLC2543具有4线制串行接口,分别为片选端(CS),串行时钟输入端(I/O CLOCK),串行数据输入端(DATA IN)和串行数据输出端(DATA OUT)。它可以直接与 SPI

器件进行连接,不需要其他外部逻辑。同时,它还在高达4MHz的

串行速率下与主机进行通信。

TLC2543除了具有高速的转换速度外,片内还集成了 14路多路开关。其中n路 为

外部模拟量输入,3路为片内自测电压输入。在转换结束后,EOC引脚变为高电 平,转换过程中山片内时钟系统提供时钟,无需外部时钟。在AD转换器空闲期 间,可以通过编程方式进入断电模式,此时器件耗电只有25pAo

4IW i-9f lh 12 引B0名祢 AIN0-AIN10 1 橈报只输入怜 1 片选爲的下犀老便就DArA讥?DATA OUT JU I/O CLOCK. DATA INPUT ~r @行放比输人瑞-散据在\的丄卄沿 耶入.丽4CS 便散孤为桟权电匹的通逍兮或片内; 自测电压通道号,| 16 僅仪在先. 0 申行敌扭粉出数呃在I/O CLOCK的F降汨i 写入.A CS无效或连行A/D转換对.改胭保 持高瑕状念.缶數揑?编脚的?由牧件縊程央止 垃高位在先还她低愷在先. 19 KSc' 軽袂结束体志,空触入邮厅散龙的ifi疗一个时 忡用期的卞肾沿?即片洁QD转携时?卜:OC舜 变低.直殘口快结束G变鸟.址约数立稚备完 毕.町以枪出. 15~ 18 14 13 20 GND Po CLOCK REF- vcc fc. R EF?接也腾? I I/O 时 ML I 正够考电医渊.一載侑况複VCC. 1 负毎眉电压端.况接卫? 正电輝电压输入貞 电区为,V±8$v 二、控制字:

TLC2543的工作过程如下:首先在8、12或16时钟周期里向片内控制寄存器写

入8位的控制字,控制字中的2位决定时钟长度,在最后一个时钟周期的下降沿启 动AD转换过程,经过一段转换时间,在随后的8、12或16个时钟

周期里,从DATA OUT脚读出数据。 控制字的定义见下表:

1 ------- 功能 A1N0 AJNI 控制字 迪址 D7 0 0 0 Q 0 X 0 0 0 0 AINJ AIN3 A(N4 1 I 1 1 0 0 Q 0 AINJ$ AIN6 AIN7 0 0 0 一 1 1 1 1 J 1 1 1 AFN9 AFNIO ArNU 1 J J 丄 I 1 D5 0 0 1 ] 0 0 1 1 0 0 1 1 Q 0 1 1 L2 L1 LM ■■■■\D2 ■ 0 1 0 1 0 LSBF BIP DOi 丄 (L JL 0 丨 0 1 0 1 0 软舛断电模 式 8 bik 1 0 12 bits 16 bits 1 1 1 0 ) 高位在館 低位在龍 无极性輸出 有极性埼出 0 1 0 1 1 控制字的前四位(D7-D4)代表11个模拟通道的地址;当其为1100-1110时,选 择片内检测电压;当其为1111时,为软件选择的断电模式,此时,AD转换

器的工作电流只有25uA.

控制字的笫3位和笫4位(D3 - D2)决定输出数据的长度,01表示输出数据长 度为8位;11表示输出数据长度为16位;XI表示输出数据长度为12位,

X可以为1或0。

控制字的笫2位(D1)决定输出数据的格式,0表示高位在前,1表示低位在

刖。

控制字的笫1位(DO)决定转换结果输出的格式。当其为0时,为无极性输出 (无符号二进制数),即模拟电压为Vnef+,时,转换的结果为OFFFH;模拟电压

为Vnef-时,转换的结果为OOOOHo

当其为1时,为有极性输出(有符号二进制数),即模拟电压高于(Vnef+-Vnef- )/2时符号位为0;模拟电压低于(Vnef+-Vnef~) /2时符号位为1;模拟电压为Vnef+ 时,转换的结果为O3FFH;模拟电压为Vnef-时,转换的结果为OSOOHo模拟电压?为

(Vnef+-Vnef-)/2 时,转换的结果为 0000H。

三、工作时序: 以MSB为前导,用

II.K

1.上电时,EOC二“1”,CS二“1” 2.使CS下降,前次转换结果的MSB即All 位

数据输出到Dout供读数。

3.将输入控制字的MSB位即C7送到Din,在CS之后tsu>=l. 425us后,

使CLK上升,将Din上的数据移入输入寄存器。4.CLK下降,转换结果的A10 位输出到Dout供读数。5.在第4个CLK下降时,由前4个CLK上升沿移入寄存器 的四位通道地址被译码,相应模入通道接通,其模入电压开始时对内部开关电容充 电。

6.

第8个CLK上升时,将Din脚的输入控制字CO位移入输入寄存器后,

Din脚即无效。

7. 第11个CLK下降,上次AD结果的最低位AO输出到Dout供读数。至此, I/O

tlc2543引足、功效及时序中文资料转[精彩]

tlc2543引足、功效及时序中文资料转[精彩]TLC2543引脚、功能及时序中文资料(转)应用2010-01-2610:03:30阅读825评论0字号:大中小一、引脚:TLC2543为20脚DIP封装,引脚图如下图所示。TLC2543具有4线制串行接口,分别为片选端(CS),串行时钟输入端(I/OCLOCK),串行数据输
推荐度:
点击下载文档文档为doc格式
1jr0v0sx0e6j6mw9sjhs44p5c1cp9m00dwk
领取福利

微信扫码领取福利

微信扫码分享