时序逻辑电路:由最基本的逻辑门电路加上反馈逻辑回路(输出到输入)组成的电路,与组合逻辑电路最本质的区别在于时序电路具有记忆功能。
时序电路的特点是:输出不仅取决于当时的输入值,而且还与电路过去的状态有关。
常用的时序逻辑电路
触发器 锁存器 计数器 移位寄存器 储存器等
时序逻辑电路通常有时钟脉冲输入引脚 CP
时钟脉冲信号由振荡电路产生,它决定了时序电路什么时候接收输入信号,在不接收输入信号的时间里,时序电路保持原来的状态。
上升沿 CP 高电平 下降沿 低电平
接收输入的时间分类
电平触发 低电平触发 高电平触发 边沿触发 上升沿触发 下降沿触发 CP CP CP CP 例1 A、B是两个一位二进制数,用数字电路如何实现A+B?
0 1
运算规则:逢2进1 0+0=0
0+1=1 1+0=1 1+1=10
电路实现
A、B是两个一位二进制数,用数字电路如何实现A+B? 两个输入 A、B表示两个加数
两个输出
S表示本位和、C表示向高位的进位逻辑状态表 A 0 B 0 S 逻辑表达式
0 C 0 1 0 1 0 S?AB?AB1 0 1 0 1
1
0
1
C?AB
走进电世界3.5数字电子技术 - 图文
时序逻辑电路:由最基本的逻辑门电路加上反馈逻辑回路(输出到输入)组成的电路,与组合逻辑电路最本质的区别在于时序电路具有记忆功能。时序电路的特点是:输出不仅取决于当时的输入值,而且还与电路过去的状态有关。常用的时序逻辑电路触发器锁存器计数器移位寄存器储存器等时序逻辑电路通常有时钟脉冲
推荐度:
点击下载文档文档为doc格式