课 程 设 计 报 告
课程设计名称:计算机组成原理课程设计 课程设计题目:设计CPU
院(系): 专 业: 班 级: 学 号: 姓 名: 指导教师:
完成日期:2016.6.26
xxxxxx学院课程设计报告
目 录
总体设计方案 ...................................................................................................................................... 3
1.1 实验目的 .............................................................................................................................. 3 1.2 实验内容 .............................................................................................................................. 3 1.3 实验仪器及元件................................................................................................................... 3 详细设计方案 ...................................................................................................................................... 3
2.1 实验原理及电路图 ............................................................................................................... 3 2.2 实验过程及结果记录 ........................................................................................................... 5 2.3 实验结果分析....................................................................................................................... 7 总结 ...................................................................................................................................................... 7
3.1 思考 .................................................................................................................................... 7 3.2 收获感想 ............................................................................................................................ 7
- 2 -
xxxxxx学院课程设计报告
总体设计方案
1.1 实验目的
在maxplus设计取数据、存数据、加指令的CPU程序
1.2 实验内容
要求实现机器指令要求实现指令:LD(取数),ST(存数),ADD(算术加法);利用maxplus对于设计的微指令集用电路图进行实现,并分析结果是否正确,
1.3 实验仪器及元件
MAX+plus Ⅱ系统和其运行环境
详细设计方案
2.1 实验原理及电路图
全加器是用门电路实现两个二进制数相加并求出和的组成和电路的数字电路。除本位两个数相加外,还要加上从低位来的进位数。被加数Ai加数Bi从低位向本位进位Ci-1作为电路的输入,全加和Si与向高位的进位Ci作为电路的输出。能实现全加运算功能的电路称为全加电路
寄存器是CPU的组成部分,寄存器是有限存储容量的高速存储部件,它们可
- 3 -
xxxxxx学院课程设计报告
用来暂存指令、数据和地址。在CPU的控制部件中,包含的寄存器有指令寄存器(IR)和程序计数器(PC)。在CPU的算术及逻辑部件中,包含的寄存器有 累加器(ACC)
计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲个数进行计数,以实现测量、计数、和控制的功能,同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成,这些触发器有RS触发器、T触发器、D触发器及JK触发器等。计数器在数字系统中应用广泛,如在电子计算机的控制器中对指令地址进行计数,以便顺序取出下一条指令,在运算器中作乘法、除法运算时记下加法、减法次数,又如在数字仪器中对脉冲的计数等等
微指令电路图由一个74183四位全加器,12个74373M寄存器,一个7474计数器,4个控制加减法的异或门组成。b0、b1、b2、b3为四位被减数由低到高的四个输入端,a0、a1、a2、a3为减数的四个输入端,s0、s1、s2、s3为四个输
- 4 -
xxxxxx学院课程设计报告
出端。m为加减法控制端,分别与减数的四个输入端进行异或操作并分别输入到四个全加器的输入端A,k为计数器的时钟输入端。
四位被减数输入端的四个寄存器的存数据控制端G端连接到计数器的Q1输出端,四位
减数输入端的四个寄存器的存数据控制端G和四位差的输出端的四个寄存器的村数据控制端G串联连接到计数器的Q2端口。寄存器的OEN端均接地。
2.2 实验过程及结果记录
(按实验步骤和实验要求提供相应的实验数据及实验波形)
- 5 -