好文档 - 专业文书写作范文服务资料分享网站

滤波法及数字锁相环法位同步提取实验 模拟锁相环实验 载波同步帧同步实验 - 图文 

天下 分享 时间: 加入收藏 我要投稿 点赞

实验十九 滤波法及数字锁相环法位同步提取实验

实验项目三 数字锁相环法位同步观测

(1)观测“数字锁相环输入”和“输入跳变指示”,观测当“数字锁相环输入”没有跳变和有跳变时“输入跳变指示”的波形。

“输入跳变指示”输出表示1; 从图中可以观察出,若前一位数据有跳变,则判断有效, 否则,输出0表示判断无效。 (2)观测“数字锁相环输入”和“鉴相输出”。观测相位超前滞后的情况

数字锁相环的超前—滞后鉴相器需要排除位流数据输入连续几位码值保持不变的不利影 响。在有效的相位比较结果中仅给出相位超前或相位滞后两种相位误差极性,而相位误 差的绝对大小固定不变。经观察比较,“鉴相输出”比“数字锁相环输入”超前两个码元。 (3)观测“插入指示”和“扣除指示”。

思考题:分析波形有何特点,为什么会出现这种情况。 因为可变分频器的输出信号频率与实验所需频率接近,将其和从信号中提取的相位参考信号同时送入相位比较器,比较的结果若是载波频率高了,就通过补抹门抹掉一个输入分频器的脉冲,相当于本地振荡频率降低;相反,若示出本地频率低了时就在分频器输入端的两个输入脉冲间插入 一个脉冲,相当于本地振荡频率上升,从而了达到同步的目的。 (4)以信号源模块“CLK”为触发,观测13号模块的“BS2”。 思考题:BS2恢复的时钟是否有抖动的情况,为什么?试分析BS2抖动的区间有多大?如何减小 这个抖动的区间? 有抖动的存在,是因为可变分频器的存在使得下一个时钟沿的到来时间不确定,从而引入了相位抖动。而这种引入的误差是无法消除的。减小相位抖动的方法就是将分频器的分频数提高。 实验二十 模拟锁相环实验

实验项目一 VCO自由振荡观测

(1)示波器CH1接TH8,CH2接TH4输出,对比观测输入及输出波形。

对比波形可以发现TH8与TH4信号输入与输出错位半个周期

实验项目二 同步带测量

(1) 示波器CH1接13号模块TH8模拟锁相环输入,CH2接TH4输出BS1,观察TH4

输出处于锁定状态。将正弦波频率调小直到输出波形失锁,此时的频率大小f1为 400Hz ;将频率调大,直到TH4输出处于失锁状态,记下此时频率f2为 9.25kHz 。

如右图所示,方波抖动,说明处于失锁状态。 记下两次波形失锁的频率,可计算出同步带f=9.25KHz-400Hz=8.85KHz。

实验项目三 捕捉带测量

(1) 将示波器CH1接13模块TH8,CH2接TH4输出,观察TH4输出处于失锁状态。

将S4拨为“0001”,频率调大直到输出波形锁定,记下此时频率大小f3为 700Hz ;将S4拨为“1000”,调节信号源输出频率为200KHz,慢慢减小频率,直到TH4输出处于锁定状态,记下此时频率f4为 173.30KHz 。

记下两次波形锁定的频率,可计算出捕捉带f=173.30KHz-700Hz=172.6KHz。

实验项目四 锁相频率合成

(1)调节信号源使输出波形为方波,设置分频器的分频比,测量锁相环的锁相环输出频率,观察TH4得输出频率为 975.6Hz 。并观测TH4输出与TH8输入之间的关系。

(1)0001 (2)0010

(3)0011 (4)0100

观察上图从图(1)到(4)可以发现,下面的波形输出频率逐渐变大,这是将分频器的分 频比调大的结果。图(1)为分频为1时的波形,此时输入输出的频率相等;图(2)时输 出的频率是输入的1/2;图(3)图(4)也是相同的原理,在四份频时的输出频率是输入频率的1/4。

滤波法及数字锁相环法位同步提取实验 模拟锁相环实验 载波同步帧同步实验 - 图文 

实验十九滤波法及数字锁相环法位同步提取实验实验项目三数字锁相环法位同步观测(1)观测“数字锁相环输入”和“输入跳变指示”,观测当“数字锁相环输入”没有跳变和有跳变时“输入跳变指示”的波形。“输入跳变指示”输出表示1;从图中可以观察出,若前一位数据有跳变,则判断有效,否则,输出0表示判断无效。(2)观测“数字锁相环
推荐度:
点击下载文档文档为doc格式
0bs071i23g9sc9k3qd0f
领取福利

微信扫码领取福利

微信扫码分享