好文档 - 专业文书写作范文服务资料分享网站

硬件描述语言实验报告资料

天下 分享 时间: 加入收藏 我要投稿 点赞

《硬件描述语言》实验报告

学 院:学 号:姓 名:专 业:实验时间:实验地点:指导教师:

年 月

实验一 简单组合逻辑设计 一、实验目的及要求: 1.掌握基本组合逻辑电路的实现方法。 2.初步了解两种基本组合逻辑电路的生成方法。 3.学习测试模块的编写。 4.通过综合和布局布线了解不同层次仿真的物理意义。 二、实验设备及要求 装有modesim和synplify的电脑一台 三、实验内容与步骤 1.实验内容: 本次实验采用Verilog HDL语言设计一个可综合的数据比较器,其功能是比较数据a与数据b的结果,如果两个数据相同,则输出结果1,否则给出结果0;并写出测试模型,使其进行比较全面的测试。 2.实验步骤: (1)建立工程文件,编写模块源码和测试模块,要求测试模块对源文件进行比较全面的测试; (2)编译源码和测试模块,用测试模块对源文件进行测试,并进行仿真; (3)观察综合后生成的文件和源文件的不同点和相同点。 (4)综合时采用不同的FPGA器件,观察综合后的结果有什么不同。 四、实验结果与数据处理: 1.RTL图及仿真后波形图: 2.综合后的电路图: 五、分析与讨论: 1.课本练习一的测试方法二中,第二个initial块有什么用?它与第一个initial块有什么关系? 答:测试方法二中的第二个initial用来暂停仿真以便观察仿真波形,它与第一个initial是并行关系 2.如果在第二个initial块中,没有写出#10000或者$stop,仿真会如何进行? 答:如果没有写#10000,仿真会直接停止,没有$stop,仿真不会结束。

硬件描述语言实验报告资料

《硬件描述语言》实验报告学院:学号:姓名:专业:实验时间:实验地点:指导教师:
推荐度:
点击下载文档文档为doc格式
0ag6u77e9s72h8v7sa970wk4t3v47w00u3y
领取福利

微信扫码领取福利

微信扫码分享