.. . .. .
计算机组成原理实验报告
..
单周期处理器开发
Q:1064950364 2015.05.12
v .. .
.. . .. .
文档目录:
1、2、3、4、5、6、 .. 功能设计说明
模块化和层次化设计说明 具体模块定义 测试代码及结果 实验完成时间安排 心得体会
v .. .
.. . .. .
1、 功能设计说明
1. 完成的指令集:
a) add,sub,and,or,slt,lw,sw,beq 和J 指令。 b) 不支持溢出。 2. 处理器为单周期设计。
3. 功能模块统一采用书上201页的图4-24设计,信号控制采用书上的193页图4-12和200页图4-22的真值表进行化简。
2、 模块化和层次化设计说明
.. v .. .
.. . .. .
3、 具体模块定义
数据通路:
1)PC模块定义:
(1) 基本描述
PC 主要功能是完成输出当前指令地址。复位后,PC指向0x0000_0000,此处为第一条指令的地址。
(2) 模块接口
.. v .. .
.. . .. .
信号名 [31:0]address clk rst [31:0]out (3)功能定义
序号 1 功能名称 复位 功能描述 rst=1时,将out置为0X0000_0000 2 输出指令地址 时钟信号到来时,将address赋给out 方向 I I I O 描述 输入的指令地址 时钟信号 复位信号 输出的指令地址 2)NPC模块定义:
(1) 基本描述
NPC 主要功能是根据当前指令是否为beq指令,输出下一条指令的地址。该模块调用了MUX模块。
(2) 模块接口
.. v .. .