好文档 - 专业文书写作范文服务资料分享网站

实验一1位全加器电路设计

天下 分享 时间: 加入收藏 我要投稿 点赞

图1-25添加节点或总线对话框

选择Node Finder出现查找节点对话框如图1-26所示。在Filter栏中选择Pins:all,在Look in栏中选择Fadder,点击List按钮。出现节点列表选择对话框如图1-27所示。点击中间全选按钮>> 再点击OK ,所示节点被加到波形编辑窗口如图1-28所示。

图1-26 节点查找对话框

图1-27 节点列表对话框

图1-28添加节点后的波形编辑窗口

分别选择节点ain,bin,cin,利用波形编辑按钮设置节点的输入波形如图1-29所示,并保存波形文件为。

图1-29节点输入波形设置

选择【Assignments】>>【Setting】在弹出窗口的Category下单击Simultor setting,出现Simultor setting对话框,在Simultor input栏中设置仿真文件路径指向如

图1-30所示,单击OK结束设置。

图1-30仿真波形设置

选择【Processing】>>【Start simulation】或用快捷按钮进行波形仿真。仿真成功后,生成全加器的仿真波形如图1-31所示

图1-31 全加器的仿真波形

6、引脚锁定

选择【Assignments】>>【Assignment Editor】在弹出的分配管脚对话窗口中的Category栏中Pin,在To栏中双击选择端口名称,在Location栏中输入相应的管脚,如图1-32所示。设置完成后保存,然后关闭该对话框。

图1-32 分配管脚对话窗口

选择【Assignments】>>【Device】,在出现的Device对话框中点击Device&Pin Options,出现Device&Pin Options对话框,选择Unused Pins标签将未使用管脚设置为高阻输入,如图1-33所示。

图1-33 未使用管脚设置

7、编程下载

将文件设置为顶层,重新进行全程编译,直至编译成功。

用下载电缆将计算机与FPGA主板上JATG口连接,选择【Tools】>>【Programmer】或点击工具栏中的编程快捷按钮打开编程器窗口并自动打开配置文件,选中Program/Confiure,如图1-34所示。单击Start按钮开始进行下载配置,直至配置成功。

8、观察实验结果

实验任务二、全加器VHDL语言的输入方法。 1、 新建工程项目 (同上)

2、 新建半加器文本文件,并进行全程编译

实验一1位全加器电路设计

图1-25添加节点或总线对话框选择NodeFinder出现查找节点对话框如图1-26所示。在Filter栏中选择Pins:all,在Lookin栏中选择Fadder,点击List按钮。出现节点列表选择对话框如图1-27所示。点击中间全选按钮>>再点击OK,所示节点被加到波形编辑窗口如图1-28所示。
推荐度:
点击下载文档文档为doc格式
03y5s7l3pz3pit886asl2xn8u9whjn00478
领取福利

微信扫码领取福利

微信扫码分享