file】将设计好的半加器原理图文件生成一个模块符号文件。
4、创建全加器原理图文件并进行编译综合
从【File】>>【New.】打开新建文件对话框,选择Block Diaoram/Schematic File再新建一个全加器顶层原理图文件。在新建原理图窗口中任意处双击,弹出添加元件符号对话框,在Project目录下,选择hadder ,窗口中出现一个大的符号,如图1-17就是半加器原理图生成的模块符号。
图1-17添加模块符号对话框
添加两个半加器模块符号,再添加一个或门和输入输出引脚,完成全加器电路的设计如图1-18所示。
图1-18 全加器电路图
点击保存,文件名为,再将置为顶层,进行全程编译,直至编译成功。如图1-19、1-20所示。
图1-19 将置为顶层对话框
图1-20 编译成功对话框
5、建立全加器仿真文件
点击新建按钮,出现新建文件对话框如图1-21所示,选择others>>Vector Waveform File,出现仿真文件编辑界面如图1-22所示。
图1-21 新建仿真文件对话框
图1-22仿真编辑窗口
选择【Edit】>>【End time】出现设置仿真时间长度对话框如图1-23所示,如可设为10us,单击OK结束设置
图1-23 设置仿真时间长度对话框
选择【Edit】>>【Grid Size】出现设置仿真网格对话框如图1-24所示,如可设为100ns,单击OK结束设置。
图1-24设置仿真网格对话框
在图1-22中Name下方空白区域右击出现操作菜单,选择Insert Node or Bus,弹出添加节点或总线对话框如图1-25所示,
实验一1位全加器电路设计



