好文档 - 专业文书写作范文服务资料分享网站

EMI-EMC设计积验总结

天下 分享 时间: 加入收藏 我要投稿 点赞

嵌入式SOC社区http://bbs.51soc.com

器)则未发现复位现象。请问各位该如何解决?

答1:可以在交流接触器线圈两端并联一电阻和电容串联的阻容吸收回路,电容的容量在0.01uF~0.47uF之间现在,耐压最好高于线圈额定电压的2~3倍,看这样行不行?

答2:这个应该是交流接触器动作时产生的EMC干扰所致。楼上朋友的阻容吸收是个不错的解决办法,同时也可以考虑在12V继电器的输出触点并联100P到47P的高压电容试试。

答3:在交流接触器加RC吸收是有效的。但是你还的检查你的电源回路,看看你的CPU电源走线是否太长,尽量在芯片的电源脚上并去偶电容,还有就是稳压部分也可以加LC吸收回路,尽可能的吸收来自电源的干扰。

答4:先不带负载看看是否有同样现象出现,分级判断排出问题。可先不接光藕,再不接继电器。如果不接光藕还是出现复位,查查硬件输出端口是否和复位有短路,如果没有复位,可以接光藕但不接继电器。

还出现复位可能的情况是地线太细,复位脚的地离光藕太近而且远离电源,

http://bbs.51soc.com/thread.php?fid=23地线采用星型单点接地。如果还是出现复位,就是继电器线圈和驰点电弧或大负

载的变化引起的电磁干扰。可采取屏蔽和消除触点拉弧的一些方法来解决。多数情况是电源没处理好,地线或+5V线过长过细。CPU位置不合理。

63、交流滤波器与直流滤波是否可以互用?一般而言,交流线滤波器可以用在直流的场合,但是直流线滤波器绝对不能用在交流的场合,这是为什么?

答:直流滤波器中使用的旁路电容是直流电容,用在交流条件下可能会发生过热而损坏,如果直流电容的耐压较低,还会被击穿而损坏。即使不会发生这两种情况,一般直流滤波器中的共模旁路电容的容量较大,用在交流的场合会发生过大的漏电流,违反安全标准的规定。

64、在一个盒式设备中,比如以太网交换机或PC机,存在机壳地和电路地工作地,我发现有些设备将两个地用电容连接,有些用0电阻连接,有些用铁氧体连接,究竟哪一个对?

答:我们一般使用102高压瓷介电容。

65、“机构的防护”是指什么?是不是机壳的防护?

光藕的限流电阻太小,导致地电位瞬时抬高。布线时CPU要远离大电流的器件,

26

嵌入式SOC社区http://bbs.51soc.com

答:是的,机壳要尽量严密,少用或不用导电材料,尽可能接地。 66、请问产品全部采用金属做为外壳(如铝,不锈钢等材质)对产品的ESD防护有何大的影响?应怎样处理较好?

答:产品全部用金属外壳,如果接地不良当然不利于ESD的防护,但只要做好接地就不会有什么问题。至于如何接地就要看设备的具体情况了,如果是大型设备,可以通过设备直接接大地,效果当然会很理想的。

67、为什么频谱分析仪不能观测静电放电等瞬态干扰?

答:因为频谱分析仪是一种窄带扫频接收机,它在某一时刻仅接收某个频率范围内的能量。而静电放电等瞬态干扰是一种脉冲干扰,其频谱范围很宽,但时间很短,这样频谱分析仪在瞬态干扰发生时观察到的仅是其总能量的一小部分,不能反映实际的干扰情况。

68、在现场进行电磁干扰问题诊断时,往往需要使用近场探头和频谱分析仪,怎样用同轴电缆制作一个简易的近场探头?

答:将同轴电缆的外层(屏蔽层)剥开,使芯线暴露出来,将芯线绕成一个

http://bbs.51soc.com/thread.php?fid=2369、测量人体的生物磁信息是一种新的医疗诊断方法,这种生物磁的测量必

须在磁场屏蔽室中进行,这个屏蔽室必须能屏蔽从静磁场到1GHz的交变电磁场,请提出这个屏蔽室的设计方案。

答:首先考虑屏蔽材料的选择问题,由于要屏蔽频率很低的磁场,因此要使用高导磁率的材料,比如坡莫合金。由于坡莫合金经过加工后,导磁率会降低,必须进行热处理。因此,屏蔽室要作成拼装式的,由板材拼装而成。事先将各块板材按照设计加工好,然后进行热处理,运输到现场,十分小心的进行安装。每块板材的结合处要重叠起来,以便形成连续的磁通路。这样构成的屏蔽室能够对低频磁场有较好的屏蔽效能,但缝隙会产生高频泄漏。为了弥补这个不足,在坡莫合金屏蔽室的外层用铝板焊接成第二层屏蔽,对高频电磁场起到屏蔽作用。

70、设计屏蔽机箱时,根据哪些因素选择屏蔽材料?

答:从电磁屏蔽的角度考虑,主要要考虑所屏蔽的电场波的种类。对于电场波、平面波或频率较高的磁场波,一般金属都可以满足要求,对于低频磁场波,要使用导磁率较高的材料。

直径1~2厘米小环(1~3匝),焊接在外层上。

27

嵌入式SOC社区http://bbs.51soc.com

71、机箱的屏蔽效能除了受屏蔽材料的影响以外,还受什么因素的影响? 答:受两个因素的影响,一是机箱上的导电不连续点,例如孔洞、缝隙等;另一个是穿过屏蔽箱的导线,如信号电缆、电源线等。

72、屏蔽磁场辐射源时要注意什么问题?

答:由于磁场波的波阻抗很低,因此反射损耗很小,而主要靠吸收损耗达到屏蔽的目的。因此要选择导磁率较高的屏蔽材料。另外,在做结构设计时,要使屏蔽层尽量远离辐射源(以增加反射损耗),尽量避免孔洞、缝隙等靠近辐射源。

73、在设计屏蔽结构时,有一个原则是:尽量使机箱内的电缆远离缝隙和孔洞,为什么?

答:由于电缆近旁总是存在磁场,而磁场很容易从孔洞泄漏(与磁场的频率无关)。因此,当电缆距离缝隙和孔洞很近时,就会发生磁场泄漏,降低总体屏蔽效能。

74、为什么在很多情况下为了抑制噪声信号我们都采用接地的方法,而不是接电源的方法?地和电源在多层PCB上面都是其中的一层,按照电压零点相对

http://bbs.51soc.com/thread.php?fid=23答1:接地也可以说接参考点,既然是参考点就要能起到参考作用。认为是

地,就是说起码认为这里是零,没有任何阻抗(实际上是不是要看layout)。电源输出阻抗如果是零的话,当然也可以做参考点,也可以作为噪声信号的旁路通道。

答2:信号的地有几种意思:(1)绝对地——EARTH,大地;(2)相对地——GROUND,参考地;(3)无地——有时为了减少干扰,信号的0/1,故意是彼此相对值,而不是与地相对值,即信号0并不取为地。比如CAN中的信号就如此。硬件设计的难点之一,就是如何解决好接地问题,从IC芯片,到一个大系统都如此。

答3:用示波器探头上的地线夹夹电源有可能会烧掉示波器噢。示波器探头上的地线夹是与示波器电源线的地线相连的(如果不是隔离探头的话)。用它夹电源会将电源直接对地短路。用不同探头的地线夹夹在不同电位的点上也会短路的。所以推荐的做法是示波器电源通过一个隔离变压器接入市电。或者象我们通常做的那样,将示波器电源线上的地线脚拔掉,以绝后患。接地和隔离是我们在

性来说即使是电源层不是也可以作为电压零点吗?

28

嵌入式SOC社区http://bbs.51soc.com

设计和测试中应该时刻注意的问题。

答4:虽然电源层和地层交流上都是电压零点,但相对而言地层更干净一点,所以通常是接地而不是电源。

75、某个手持测试产品,可以电池供电,同时也可以采取外置适配器供电方式。适配器单独带负载辐射发射(RE)测试可以通过,手持产品在电池供电情况下辐射发射(RE)也可以通过,并且余量都比较大,但是在带外置适配器的情况下,却在160M频率左右超标较多,不能通过认证。是何原因?怎么定位干扰源?耦合途径?定位清楚如何解决?

答:本身这个问题干扰源有两个可能,适配器的开关频率,手持测试产品本身的晶振以及内部的开关电源频率。单独测试没有超标,搭配测试超标说明耦合途径是产品的电源电缆。定位时可以有多个办法:(1)在电源输出线缆(也就是产品电源输入线)的两端分别加磁环试验,如果靠近适配器相对下降比较大,说明是适配器导致,否则原因就是由手持产品内部干扰源导致;(2)在手持产品的电源输入接口共模电感采取频谱仪测试看那一端干扰幅度大,如果是共模电感里

http://bbs.51soc.com/thread.php?fid=23换测试,如果没有这个频点,就说明是适配器问题。通过上面方法定位后发现,

确实是电源适配器问题。尽管开关电源频率只有KHZ级别,但往往干扰能够到几十、几百MHZ,同时电源适配器负载不同,空间辐射发射的测试结果也会不一样。

76、我们做的是一个手持设备,带电池工作在做辐射发射测试时,在700M的点超标。回来后我们把辐射源定位在了10M的有源晶振和dsp的内部PLL电路上。首先我们改善了晶振的电源滤波电路,加上了10uF和0.1uF的电容,700M这个点有明显的降低,但是800M点上却上升较多。其次我们更换了直插的晶振为贴片的,以减小其扇出能力,改善效果不大。请问还有其他什么办法可以改进吗?晶振的滤波电路有什么特殊要求?

答:从你描述情况看,本身源头可能是10MHZ晶振,或内部的10MHZ倍频,对于700MHZ或800MHZ的高频超标,有几个方面可以处理:(1)晶振处理:供电电源滤波,时钟走线采取RC滤波,或用磁珠替代电阻滤波;(2)另外如果能够定位是单板走线对外辐射的话,可以针对对外辐射走线进行滤波,如磁

侧的干扰大,则说明是手持产品的干扰;(3)如果怀疑外部适配器,干脆直接替

29

嵌入式SOC社区http://bbs.51soc.com

珠、电容;(3)由于超标是高频,很有可能是你的PCB单板地阻抗比较大,有较大地地环路,这个方面需要你查看PCB设计;(4)另外如果你的设备是金属壳,那可以从屏蔽角度看是否有屏蔽泄漏!(5)如果是接口电缆对外辐射,可以对电缆接口进行滤波处理,具体措施针对不同接口有所不同。

77、经常设计时候没有人提起EMC,或对EMC重视程度不够;开模后或产品定型后有关EMC问题就出来了。怎么解决这个问题?

答:这个问题在我们大多企业都会遇到,关键是企业没有一套严格的EMC设计流程!大多工程师没有EMC设计经验,导致工程师没有把EMC设计理念融入到产品前期的研发过程中,这样出现问题也就不足为怪了。我们建议企业首先需要培养工程师的EMC设计水平,同时提高他们的设计意识,另外更重要的是要建立一套EMC的设计流程与平台,比如,需要有EMC设计的原理图规范,并有设计检查控制列表,有引导,有监控,那么,EMC设计在前期才能真正落实,后期的产品出来的EMC指标也才有保证!这个问题当然还是一个系统问题,涉及范围比较广,结构、电源、硬件电路、PCB等方面。

http://bbs.51soc.com/thread.php?fid=23电感是用来控制PCB内的EMI。对电感而言,它的感抗是和频率成正比的。

这可以由公式:XL=2πfL来说明,XL是感抗(单位是Ω)。例如:一个理想的10 mH电感,在10 kHz时,感抗是628Ω;在100 MHz时,增加到6.2MΩ。因此在100MHz时,此电感可以视为开路(open circuit)。在100 MHz时,若让一个讯号通过此电感,将会造成此讯号品质的下降(这是从时域来观察)。和电容一样,此电感的电气参数(线圈之间的寄生电容)限制了此电感只能在频率1 MHz以下工作。

问题是,在高频时,若不能使用电感,那要使用什么呢?答案是,应该使用「铁粉珠(ferrite bead)」。铁粉材料是铁镁或铁镍合金,这些材料具有高的导磁系数(permeability),在高频和高阻抗下,电感内线圈之间的电容值会最小。铁粉珠通常只适用于高频电路,因为在低频时,它们基本上是保有电感的完整特性(包含有电阻和抗性分量),因此会造成线路上的些微损失。在高频时,它基本上只具有抗性分量(jωL),并且抗性分量会随着频率上升而增加。实际上,铁粉珠是射频能量的高频衰减器。其实,可以将铁粉珠视为一个电阻并联一个电感。

78、磁珠与电感有什么区别?高频时磁珠怎么滤波?

30

EMI-EMC设计积验总结

嵌入式SOC社区http://bbs.51soc.com器)则未发现复位现象。请问各位该如何解决?答1:可以在交流接触器线圈两端并联一电阻和电容串联的阻容吸收回路,电容的容量在0.01uF~0.47uF之间现在,耐压最好高于线圈额定电压的2~3倍,看这样行不行?答2:这个应该是交流接触器动作时产生的EMC干扰所致。楼上朋友的阻容吸
推荐度:
点击下载文档文档为doc格式
02y0p0oh073pit885vo0
领取福利

微信扫码领取福利

微信扫码分享